搜索资源列表
Reset-module-design
- 该文件讲述了TMS320C6000系列DSP中复位电路的设计,在常用的DSP嵌入式系统中,一般包括上电复位,手动复位,看门狗复位,电源监控复位和仿真器复位。-The document describes the TMS320C6000 DSP in reset circuit design, DSP embedded systems in common, in general, including power-on reset, manual reset, watchdog reset, res
RS2322
- verilog 功能:DSP或单片机向FPGA的DPRAM中写入一块数据(最大不超过2K字节,前2个字节为代发送数据长度),然后给出启动信号send_start,本模块自动读出DPRAM中的数据,按设定的波特率将DPRAM中规定的长度的数据发送出去。 接口信号说明: send_start:启动FPGA串行发送脉冲 sys_rst:系统复位脉冲 bps_setup:波特率选择 clk5_714:5.714MHz时钟 char_in:从DPRAM中读出的代发送数据 R