搜索资源列表
脉冲记时CPLD
- 工作原理: 脉冲输入,记录30个脉冲的间隔时间(总时间),LED显示出来,牵涉到数码管的轮流点亮,以及LED的码。输入端口一定要用个 74LS14整一下,图上没有。数码管使用共阴数码管。MAXPLUS编译。 测试时将光电门的信号端一块连接到J2口的第三管脚,同时第一管脚为地,应该与光电门的地连接(共地)。 开始测试: 按下按键,应该可以见到LED被点亮,指示可以开始转动转动惯量盘,等遮光片遮挡30次光电门后, LED熄灭,数码管有数字显示,此为时间值,单位为秒,与智
altera_epm1270_MAX.rar
- 一个ALTERA公司EPM1270 cpld的实验板原理图,其中有PCI接口电路,PDF格式,A ALTERA Corporation EPM1270 cpld schematic diagram of the experimental board, including PCI interface circuit, PDF format
B.rar
- altera usb下载线原理图和cpld程序,altera usb download cable schematics and procedures cpld
EPM240_SCH_and_program.rar
- EPM240 cpld 原理图+程序。 Verilog HDL语言。 程序有正弦波发生器,ADC0804直流采样和显示,汉字滚动,交通灯,键盘,显示程序,计数器等等。,Schematic diagram+ EPM240 cpld procedures. Sine wave generator procedures, ADC0804 DC sampling and showed that Chinese scroll, traffic lights, keyboard, display pro
TI_DM6467_SCH_CPLD.TI 原装开发板 DM6467 原理图
- TI 原装开发板 DM6467 原理图 CPLD 给需要的人,TI original DM6467 development board CPLD schematic to those who need
VerilogHDL-and-CPLD-programmin
- 从零开始学CPLD和VerilogHDL编程技术,包括实验板原理图和实验源代码。,VerilogHDL learn from scratch and CPLD programming technologies, including board schematics and test source code.
TI_DSP_USB2_XDS510_Emulator.ra
- 内容包括: 仿真器原理图.rar CPLD_XDS510的源码.rar 24C01配置文件.rar XDS510 Windows驱动程序 详细制作过程说明文档 简介:介绍了基于USB2.0接口的DSP仿真器的研制方法。采用该方法,只需要设计出DSP仿真器的硬件系统和CPLD程序,USB驱动程序的设计采用TI公司提供的源程序,使得仿真器的研制十分简单易行。该仿真器通过实际产品测试,性能可靠。广大的DSP开发者可以使用本文提供的方法制作仿真器。 ,Include: schemati
XDS100v2-Schematic-(rev2)
- TI XDS100v2 仿真器原理图,用KiCAD画的。-TI XDS100v2 schematic, gerbers, etc. drawn in the program KiCAD.
DM642-P4
- DM642原理图,4个TVP5150输入,1个SAA7105输出,cpld为3128,非常好的开发DM642参考图,pdf文档可以搜索。-DM642 schematics, four TVP5150 input, a SAA7105 output, cpld for 3128, very well developed DM642 reference map, pdf documents can search.
Altera_060012001
- altera公司cpld的原理图库(protel格式)-sch.lib about altera s cpld.
EPM7256
- CPLD EPM7256原理图PCB图,已经校验,没有什么问题,制版既可。-CPLD EPM7256 Schematic diagram PCB have been checking, there was no problem with either plate.
usb_jtag
- FPGA、CPLD芯片的usb数据下载线,下载速度是并口的5位,内有原理图用程序-FPGA, CPLD chip usb data download lines, download speed is the parallel port of the five, with a schematic diagram of procedures in
colorful_signal
- 设计并调试好一个VGA彩条信号发生器,并用EDA实验开发系统(拟采用的实验芯片的型号可选Altera的MAX7000系列的 EPM7128 CPLD ,FLEX10K系列的EPF10K10LC84-3 FPGA, ACEX1K系列的 EP1K30 FPGA,Xinlinx 的XC9500系列的XC95108 CPLD,Lattice的ispLSI1000系列的1032E CPLD)进行硬件验证。 设计思路 由系统提供的时钟源引入扫描信号,根据VGA彩色显示器的工作原理,设计出各种颜色编码
speednew
- ISA板卡,CPLD原理图,altera maxII CPLD芯片。实现运动控制,标准安川伺服器控制接口。-ISA board, CPLD schematic, altera maxII CPLD chip. The realization of motion control, the standard control interface YASKAWA server.
VHDL_Development_Board_Sources
- CPLD开发板VHDL源程序并附上开发板的原理图-CPLD development board VHDL source code along with the development board schematics
51CPLDboard-guide
- 51CPLD学习板实验指导书,还可以,有原理图,有程序,有讲解,软硬结合.-Experimental study guide 51CPLD board book, but also, there are schematic, there are procedures, there are explanations, Rigid-Flex.
CPLD
- CPLD最小系统原理图,包括电源,JTAG-CPLD minimum system diagram, including the power supply, JTAG
CPLD-board
- 一个CLPD开发板的原理图,可以在开发时参考-A CLPD development board schematics, a reference in the development of
CPLD-PCI-SCH
- 使cpld 设计PCI总线接口,内部包含原理图,设计参考。-PCI CPLD SCH
EPM240原理图
- EPM240原理图 EASYCPLD,LYC-EDA(EPM240 hardware sch,EASYCPLD,LYC-EDA)