CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 源码下载 嵌入式/单片机编程 VHDL编程

资源列表

« 1 2 ... .84 .85 .86 .87 .88 289.90 .91 .92 .93 .94 ... 4323 »
  1. Uart

    0下载:
  2. 用FPGA,VHDL实现的Uart核,quartusII完整工程,实用
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:616.88kb
    • 提供者:wanyou
  1. FSK

    0下载:
  2. 用vhdl写的fpga移频键控程序,控制灵活,完整工程
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:265.29kb
    • 提供者:wanyou
  1. Coder_8_3

    0下载:
  2. 用verilog HDL实现了83编码器.
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:80.86kb
    • 提供者:zhuangqi
  1. Compare_8_bits

    0下载:
  2. 用VERILOG语言实现了8BIT编码器.
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:91.18kb
    • 提供者:zhuangqi
  1. Decoder_3_8

    0下载:
  2. 用VERILOG语言实现了常用3-8译码器.
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:76.65kb
    • 提供者:zhuangqi
  1. Full_Adder

    0下载:
  2. 用VERILOG语言实现了全加器,可综合可仿真通过
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:69.94kb
    • 提供者:zhuangqi
  1. JK_FF

    0下载:
  2. 用VERILOG语言实现了J-K触发器,可综合可仿真通过
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:74.06kb
    • 提供者:zhuangqi
  1. pinlvji

    0下载:
  2. 简单的数字频率计,source为输入,可以测量其频率,在maxplux中使用,需要标准的1hz时钟信号。
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:5.84kb
    • 提供者:xzy
  1. ps2_1

    0下载:
  2. EDA实验--PS2键盘实验:利用键盘作为输入设备,显示器作为输出设备,FPGA将键盘输入的数字键的编码进行编码,然后在显示器上显示。
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:2.43kb
    • 提供者:黄龙
  1. transfer_1

    0下载:
  2. EDA实验--UART串口实验:UART 主要有由数据总线接口、控制逻辑、波特率发生器、发送部分和接收部分等组成。UART 发送器 --- 发送器每隔16 个CLK16 时钟周期输出1 位,次序遵循1位起始位、8位数据位(假定数据位为8位)、1位校验位(可选)、1位停止位。 UART 接收器 --- 串行数据帧和接收时钟是异步的,发送来的数据由逻辑1 变为逻辑0 可以视为一个数据帧的开始。接收器先要捕捉起始位,确定rxd 输入由1 到0,逻辑0 要8 个CLK16 时钟周期,才是
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:1.96kb
    • 提供者:黄龙
  1. xp_xp2_patch

    0下载:
  2. 数字示波器VHDL设计程序在Q7.1软件上在FPGA上的程序!这个有机部分模块!请大家慢慢体会
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:871.61kb
    • 提供者: 包永亮
  1. AvalonPwm

    0下载:
  2. SOPC实验--Hello World实验:启动Quartus II软件,选择File→New Project Wizard,在出现的对话框中填写项目名称 2、 点击Finish,然后选择“是”。选择Assignments→Device,改写各项内容。Family改为CycloneII,根据实验板上的器件选择相应的器件,本实验选择EP2C5T144C8,点击对话框中的Device & Pin Options,在Configuration中,选项Use Configuration Device为E
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:1.07mb
    • 提供者:黄龙
« 1 2 ... .84 .85 .86 .87 .88 289.90 .91 .92 .93 .94 ... 4323 »
搜珍网 www.dssz.com

浏览历史记录

关闭