文件名称:5-15
-
所属分类:
- 标签属性:
- 上传时间:2013-04-19
-
文件大小:7.33kb
-
已下载:0次
-
提 供 者:
-
相关连接:无下载说明:别用迅雷下载,失败请重下,重下不扣分!
介绍说明--下载内容来自于网络,使用问题请自行百度
用verilog语言实现基于DDS技术的余弦信号发生器,其输出位宽为16比特-Verilog language cosine signal generator based on DDS technology, the output bit width is 16 bits
(系统自动生成,下载前可以参看下载内容)
下载文件列表
5-15/dds.v
5-15/rom_cos.coe
5-15/rom_cose.xco
5-15/rom_sin.coe
5-15/rom_sine.xco
5-15
5-15/rom_cos.coe
5-15/rom_cose.xco
5-15/rom_sin.coe
5-15/rom_sine.xco
5-15
本网站为编程资源及源代码搜集、介绍的搜索网站,版权归原作者所有! 粤ICP备11031372号
1999-2046 搜珍网 All Rights Reserved.