CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - cpu 设计

搜索资源列表

  1. mcu

    0下载:
  2. 单片机是指一个集成在一块芯片上的完整计算机系统。尽管它的大部分功能集成在一块小芯片上,但是它具有一个完整计算机所需要的大部分部件:CPU、内存、内部和外部总线系统,目前大部分还会具有外存。同时集成诸如通讯接口、定时器,实时时钟等外围设备。而现在最强大的单片机系统甚至可以将声音、图像、网络、复杂的输入输出系统集成在一块芯片上。   单片机也被称为微控制器(Microcontroller),是因为它最早被用在工业控制领域。单片机由芯片内仅有CPU的专用处理器发展而来。最早的设计理念是通过将大量外
  3. 所属分类:SCM

    • 发布日期:2017-04-03
    • 文件大小:907643
    • 提供者:lhp
  1. Chapter1-5

    0下载:
  2. 第一章到第五章的代码 本书通过100多个模块实例,详细地讲解了Verilog HDL程序设计语言,全书共分13章,内容涉及VerilogHDL语言基本概念、建模、同步设计、异步设计、功能验证等,实例包括各种加法器/计数器、乘法器/除法器、编码器/译码器、状态机、SPIMaster Controller、I2C Master controller、CAN ProtocolController、Memory模块、JPEG图像压缩模块、加密模块、ATA控制器、8位RISC-CPU等及各个实例
  3. 所属分类:source in ebook

    • 发布日期:2017-04-09
    • 文件大小:1580139
    • 提供者:xiao
  1. EDA

    0下载:
  2. 利用 VHDL 设计的许多实用逻辑系统中,有许多是可以利用有限状态机的设计方案来 描述和实现的。无论与基于VHDL 的其它设计方案相比,还是与可完成相似功能的CPU相 比,状态机都有其难以逾越的优越性,它主要表现在以下几方面: h由于状态机的结构模式相对简单,设计方案相对固定,特别是可以定义符号化枚举 类型的状态,这一切都为 VHDL 综合器尽可能发挥其强大的优化功能提供了有利条件。而 且,性能良好的综合器都具备许多可控或不可控的专门
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-01
    • 文件大小:219473
    • 提供者:王涛
  1. Lakey.v1.0.build.0009

    0下载:
  2. Lakey这是一个免费的CW练习/收/发软件,供大家共同学习研究,有需要源码的朋友可以给我发邮件或加为MSN索取(idirect3d@hotmail.com)。在未来,我会不断更新其功能和修正错误。 最新的开发进展,是加入了对wpm值计算的支持,现在Lakey已经可以直接通过设置一个wpm值来设定机器自动发送速度,而不是向过去那样设置复杂的参数。当然,如果你愿意,仍然可以使用过去的方式来设置详细参数,这对一些有特殊要求的人来说比较适合。 本软件的目标是设计成一个使用简便,能够
  3. 所属分类:Other systems

    • 发布日期:2017-03-27
    • 文件大小:409023
    • 提供者:梁爽
  1. VHDL

    0下载:
  2. 基于VHDL设计的通用实验CPU中译码器部分,用于进行指令译码。-VHDL design of experiments based on general-purpose CPU in the decoder part, used for instruction decoding.
  3. 所属分类:Other systems

    • 发布日期:2017-03-26
    • 文件大小:128594
    • 提供者:刘杰
  1. LED

    0下载:
  2. 本设计运用了基于 Nios II 嵌入式处理器的 SOPC 技术。系统以 ALTERA 公司的 Cyclone II 系列 FPGA 为数字平台,将微处理器、Avalon 总线、LED 点阵扫描控制器、存储器和人机接口控制器等硬件设备集中在一片 FPGA 上,利用片内硬件来实现 LED 点阵的带地址扫描,降低系统总功耗和简化 CPU 编程的同时,提高了系统的精确度、稳定性和抗干扰性能。-This design used the Nios II embedded processor based o
  3. 所属分类:SCM

    • 发布日期:2017-03-25
    • 文件大小:968520
    • 提供者:叶子
  1. 66f

    0下载:
  2. 好友简明在线中英文词典 v1.1 1.好友简明中英文字典,收集了36000个常用单词和词组,足以实现通常的英语查询。 2.中英文对照,全文模糊查询。 3.程序采用.net+XML ,绿色开源,不需要数据库支持,空间支持.NET即可运行,占有空间小,程序高速稳定。 4.比V1.0的中草药查询系统优化了功能,大大降低服务器CPU/内存占用。 5.CSS版式设计。-Friends concise online in English and Chinese Dictionary v1
  3. 所属分类:.net

    • 发布日期:2017-05-02
    • 文件大小:661339
    • 提供者:
  1. rjwxdpt

    0下载:
  2. 软件无线电技术是用于卫星导航和第三代移动通信(3G) 数据处理和计算的最优解决方案。运用基于FPGA的So PC 嵌入式设计方法构造软件无线电系统,提高了对动态实时信号的处理能力。设计完成无线通信体系结构,以及ADC 模数转换,数字下变频,CPU 中央处理器,DSP 运算单元,PCI 桥以及数据控制等模块的详细组成。相对于目前常规系统,该系统在功耗和体积方面可节省30 以上,对高速数据流的处理和计算能力有显著提高,可以应用于Cellular/ PCS 基站,GPS 抗干扰接收机,相控阵接收机,频
  3. 所属分类:Communication

    • 发布日期:2017-03-26
    • 文件大小:515813
    • 提供者:x
  1. syym

    0下载:
  2. 在采用多道程序设计的系统中,往往有若干个进程同时处于就绪状态,操作系统必须按照某种调度策略决定哪些进程优先占用CPU。本实验是在单处理机的情况下用优先权的调度策略实现处理机调度,以加深了解处理机调度的工作过程。-The introduction of multi-channel programming systems, often at the same time a number of processes in the ready state, the operating system mus
  3. 所属分类:Windows Kernel

    • 发布日期:2017-03-29
    • 文件大小:5119
    • 提供者:dd
  1. Mod_CPUTime

    0下载:
  2. 一个用来实现CPU间计算的FORTRAN90模块M_CPUTime。在你的FORTRAN程序中,只要包含这一模块,就可以在你的主要算法运行前:Call GetStartTime(),在你的算法运行完成后Call GetEndTime()就可以在屏幕上打印出你的算法程序的耗时。主要用于FORTRAN程序设计中,各算法速度之间的比较。-A FOR90 module to count the expending time of some Fortran running tasks.
  3. 所属分类:Algorithm

    • 发布日期:2017-03-29
    • 文件大小:636
    • 提供者:韧峰
  1. LPC2460

    0下载:
  2.  NXP半导体围绕16/32位的ARM7TDMI-S CPU内核来设计LPC2420/LPC2460微控制器,该CPU内核带有实时调试接口,包含JTAG和嵌入式跟踪。LPC2420/LPC2460微控制器没有Flash。LPC2460能够执行32位ARM和16位Thumb指令。LPC2420/LPC2460支持这两种指令集意味着工程师可以针对性能或代码大小,在子程序级下选择优化他们的应用。当内核在Thumb状态下执行指令时,它可将代码规模降低超过30 ,性能的损失却很小;而在ARM 状态下执行指
  3. 所属分类:ARM-PowerPC-ColdFire-MIPS

    • 发布日期:2017-04-05
    • 文件大小:252265
    • 提供者:李明
  1. 16_bits_CPU_verilog_code

    0下载:
  2. 利用Verilog设计的16位CPU的设计案例-the example of 16 bits CPU using verilog
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-06
    • 文件大小:881048
    • 提供者:王惠娟
  1. PLM

    0下载:
  2. SoC中CPU总线一般采用应答机制,是非实时的,数据的处理采用中断响应机制以发挥效率。处理特定实时数据并没有固定的延时与稳定的吞吐率,因此需要设计一个模块来处理实时数据到非实时总线之间的平滑过度问题。作者以此模块设计为例,阐述非实时总线中实时数据切换的设计理念与几个实用技术。-SoC, CPU buses generally use response mechanism, non-real-time, data processing using interrupt response mechan
  3. 所属分类:Project Design

    • 发布日期:2017-03-28
    • 文件大小:338151
    • 提供者:李希楠
  1. shopcopy

    0下载:
  2. 轻松商城系统.本系统是基于最流行最优化的MVC(struts+hibernate)框架的J2EE企业级大型网络应用程序,所有的繁重的计算和处理都由服务器端处理,运行速度快,安全稳定,数据库采用MYSQL大大减轻了客户端用户机CPU频率受制的局限,同时绝对的安全性和稳定性是本系统最强大,最重要的设计开发组成部分。 -Easy mall system. This system is based on the most popular optimization of the MVC (struts+
  3. 所属分类:Applications

    • 发布日期:2017-04-08
    • 文件大小:694096
    • 提供者:365
  1. mipsfinal

    0下载:
  2. 用vhdl设计的一个mips小型cpu,不带流水,有r类,i类,j类指令都有~·-Using vhdl design a mips small cpu, with no running water, there are r class, i type, j class instruction have ~*
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-05
    • 文件大小:354713
    • 提供者:yusufu
  1. VerilogCPU

    1下载:
  2. Verilog设计CPU这是某一本书的PDF版。-Verilog design of CPU which is a book of the PDF version.
  3. 所属分类:assembly language

    • 发布日期:2017-04-06
    • 文件大小:395631
    • 提供者:黄日强
  1. TLC0834InterfaceDesign

    0下载:
  2. TLC0834是TI公司生产的八位逐次逼近模数转换器,具有输入可配置的多通道多路器和串行输入方式。文中以AT89C51 CPU为核心,采用LTC0834八位串行A/D转换器设计了一个可将模拟信号转换为数字信号的电路。-TLC0834 is a TI company eight successive approximation ADC with a configurable multi-channel input multiplexer and serial input method. Text
  3. 所属分类:Project Design

    • 发布日期:2017-04-01
    • 文件大小:76698
    • 提供者:郭启利
  1. Broyden_newton

    1下载:
  2. 最优化方法实验设计,研究Broyden族拟Newton算法中fai(k)取值的优化问题,即对于不同的目标函数,考虑取何值时算法是最优的,重点考察的区间[-2 2]范围内的变化情况,算法的优劣程度由CPU运行时间决定。-Optimization method, design of experiments to study the proposed Newton algorithm Broyden family fai (k) values of the optimization problem,
  3. 所属分类:Algorithm

    • 发布日期:2017-03-29
    • 文件大小:2119
    • 提供者:shen yuan
  1. bh

    0下载:
  2. cpu核设计必备工具-11个Benchmark(基准测试程序)-cpu-core design an indispensable tool for-11 months Benchmark (benchmark)
  3. 所属分类:Other systems

    • 发布日期:2017-04-03
    • 文件大小:18828
    • 提供者:Zack
  1. ProcessScheduling

    2下载:
  2. 设计一个有 N个进程并行的优先级调度程序:每个进程有一个进程控制块( PCB)表示。进程控制块可以包含如下信息:进程名、优先数、到达时间、需要运行时间、已用CPU时间、进程状态等等。   进程的优先数及需要的运行时间可以事先人为地指定(也可以由随机数产生)。进程的到达时间为进程输入的时间。   进程的运行时间以时间片为单位进行计算。   每个进程的状态可以是就绪 W(Wait)、运行R(Run)、或完成F(Finish)三种状态之一。   就绪进程获得 CPU后都只能运行
  3. 所属分类:OS Develop

    • 发布日期:2017-03-28
    • 文件大小:1342
    • 提供者:程天晨
« 1 2 ... 22 23 24 25 26 2728 29 30 31 32 ... 41 »
搜珍网 www.dssz.com