搜索资源列表
IA4420
- IA4420 工作在315/433/868/915MHz 频段(IA4421 工作在433/868/915MHz 频段); 2. 低电压工作,工作电压2.2V~5.4V; 3. 低功耗模式,待机电流0.3uA; 4. 调制模式FSK,并具备高度集成的PLL; 5. 低发射功率、高接收灵敏度设计,发射功率5~10 dbm 可调,接收灵敏度-109 dbm; 6. 内置时钟输出,可省掉MCU 的晶振; 7. 传输数据率高,数字信号可达115.2 kbit/s,模拟信号可达25
howtoOpmizetheM25P80
- M25P80是意法半导体公司推出的8M大容量串行接口Flash器件,采用2.7V-3.6V单电源供电,兼容标准的SPI接口,器件在上升沿接收数据,在下降沿发送数据,接口时钟最高为40MHz,支持最大256bytes的快速页面编程操作、快速的块擦除(512Kbit)操作和快速的整体擦除操作具有操作暂停和硬件写保护功能-M25P80 is agreed that the semiconductor company introduced 8M large capacity Serial Interfa
M25p80BasicWR
- M25P80是意法半导体公司推出的8M大容量串行接口Flash器件,采用2.7V-3.6V单电源供电,兼容标准的SPI接口,器件在上升沿接收数据,在下降沿发送数据,接口时钟最高为40MHz,支持最大256bytes的快速页面编程操作、快速的块擦除(512Kbit)操作和快速的整体擦除(8MHz)操作;具有操作暂停和硬件写保护功能。-M25P80 is agreed that the semiconductor company introduced 8M large capacity Serial
SPIsend.rar
- Verilog HDL的程式,上網找到SPI程式, vspi.v這程式相當好用可用來接收與傳送SPI,並且寫了一個傳輸信號測試,spidatasent.v這程式就是傳送的資料,分別為00 66... 01 77...... 02 55這樣的資料,並透過MAX+PULS II軟體進行模擬,而最外層的程式是test_createspi.v!,Verilog HDL programs, Internet find SPI program, vspi.v this very useful progra
spi
- 此程序是一个完整的项目工程,包括c-c++程序和VHDL程序 -This procedure is a complete project, including the c-c++ program and VHDL procedures
SpiMaster
- This a verilog code for SPI Master testbench is also provided spi_top.v Xilinx ISE or Icarus verilog to compile and simulate-This is a verilog code for SPI Master testbench is also provided spi_top.v Xilinx ISE or Icarus verilog to compile an
SPI_2011_9_17_9_44-V
- 基于LPC1752的SPI协议操作M25P80 flash的程序。-Based LPC1752 SPI protocol operation M25P80 flash program.
msp430x41x
- 低电源电压范围为1.8 V至3.6 V 超低功耗: - 主动模式:280μA,在1 MHz,2.2伏 - 待机模式:1.1μA - 关闭模式(RAM保持):0.1μA 五省电模式 欠待机模式唤醒 超过6微秒 16位RISC架构, 125 ns指令周期时间 12位A/ D转换器具有内部 参考,采样和保持,并 AutoScan功能 16位Timer_B随着三† 或七‡ 捕捉/比较随着阴影寄存器 具有三个16位定时
projet
- Nous nous proposons de construire un système d’acquisition à partir du « SPARTAN 3A FPGA starter kit board » de XILINX et des périphériques de cette carte dans le cadre du TP « acquisition de données » . Le kit comprend un ADC deux vo
vspi.v
- 实现SPI接口功能, 语言是verilog
spi_mosi.V
- 里边包含一个SPI标准接口的SPI程序,VERILOG语言编写,支持主从模式-This is a program for standerd SPI interface.
freexfs
- 一个基于WOSA/XFS开发的完整例子,代码涵盖API开发和SPI开发,甚至包含MSXFS.dll的代码实现。通过这个例子有助于开发者提高对XFS整个系统的理解。 此外该例子作为也是多线程开发,OCX开发,VC6.0 Wizard开发都有一定的借鉴。 该例子需要使用V i s u a l L e a k D e t
3_FM25L256_VET6
- STM32F103VET6 操作3.3V SPI接口铁电存储器 FM25L256。-STM32F103VET6 operate 3.3 V and SPI interface ferroelectric memory FM25L256 .
spi_dac_ad7394_ad7395.v
- Verilog code of SPI configurator for DAC AD7394 and AD7395
AD5663_datasheet
- AD5663,nanoDAC家族的一员,是一个低功率,双,16位缓冲电压DAC,从一个2.7 V至5.5 V供应和保证单调的设计。 AD5663需要外部参考电压设置DAC输出范围。包含部分的上电复位电路,确保了DAC输出大国为0 V或中级(AD5663-1)仍然存在,直到一个有效的写。部分包含一个省电功能,减少了设备的当前消费480 nA在5 V和提供software-selectable输出负载在省电模式。 这部分在正常操作的低功耗使它适合便携,电池供电设备。电力消耗是在5 V 1.2
CS5262 DP1.4到HDMI2.0b和VGA转换器芯片
- 一、CS5262概述 Capstone CS5262是一款高性能DP1.4到HDMI2.0b和VGA转换器,设计用于将DP1.4信号源连接到HDMI2.0接收器。CS5262集成了DP1.4兼容接收机和HDMI2.0兼容接收机发射机和VGA输出接口。 DP接口包括4条主通道、辅助通道和HPD信号。接收器支持每通道5.4Gbps(HBR2)数据速率。DP接收机结合了HDCP1.4和HDCP2.3内容保护方案具有嵌入式密钥,用于数字音视频内容的安全传输。 HDMI接口包括4个T
CS5266设计Type-C转HDMI带PD3.0快充拓展坞方案
- CS5266是一款高性能type-C/DP1.4至HDMI2.0b带PD3.0快充转换器,设计用于将USB Type-C源或DP1.4源连接至HDMI2.0b接收器。 CS5266集成了一个兼容DP1.4的接收器HDMI2.0b兼容发射机。此外,还包括两个CC控制器,用于CC通信,以实现DP Alt模式和功率传输功能,一个用于上游Type-C端口,另一个用于下游端口。DP接口包括2条主通道、辅助通道和HPD信号。接收器支持每通道最大5.4Gbps(HBR2)数据速率。DP接收机结合了HDC
CS5267芯片资料 CS5267扩展坞芯片 CS5267芯片说明书
- Capstone CS5267是一款高性能Type-C/DP1.4至HDMI2.0b转换器,设计用于将USBType-C源或DP1.4源连接至HDMI2.0b接收器。CS5267集成了一个兼容DP1.4的接收器HDMI2.0b兼容发射机。此外,还包括两个CC控制器,用于CC通信,以实现DP Alt模式和功率传输功能,一个用于上游Type-C端口,另一个用于下游端口。 DP接口包括4条主通道、辅助通道和HPD信号。接收器支持每通道最大5.4Gbps(HBR2)数据速率。DP接收机结合了HDCP1
CS5268芯片资料|CS526 TYPE-C转HDMI+VGA|CS5268中文规格书
- 1简介 CapstoneCS5268是一款高性能Type-C/DP1.4至HDMI2.0b和VGA转换器,设计用于将USB Type-C源或DP1.4源连接至HDMI2.0b接收器。CS5268集成了DP1.4兼容接收机、兼容HDMI2.0b的发射机和VGA输出接口。此外,还包括两个CC控制器,用于CC通信,以实现DPAlt模式和功率传输功能,一个用于上游type-c端口,另一个用于下游端口。 DP接口包括2条主通道、辅助通道和HPD信号。接收器支持每通道最大5.4Gbps(HBR2)数据速
CS5269瑞奇达|TYPEC转HDMI带PD3.0快充芯片规格书|CS5269中文说明书
- 一、CS5269介绍 Capstone CS5269是一款高性能Type-C/DP1.4至HDMI2.0b和VGA转换器,设计用于USB Type-C源或DP1.4源连接到HDMI2.0b接收器。CS5269集成了DP1.4兼容接收机、兼容HDMI2.0b的发射机和VGA输出接口。另外,两个CC控制器包括CC通信,以实现DPAlt模式和PD传输功能,一个用于上游Type-C端口和另一个用于下游端口。 DP接口包括4条主通道、辅助通道和HPD信号。最高支持5.4Gbps(HBR2)的数据速率。