搜索资源列表
CLOCK
- 文通过ALTERA公司的quartus II软件,用Verilog HDL语言完成多功能数字钟的设计。主要完成的功能为:计时功能,24小时制计时显示;通过七段数码管动态显示时间;校时设置功能,可分别设置时、分、秒;跑表的启动、停止 、保持显示和清除。-Through the ALTERA company quartus II software, using Verilog HDL language to complete the design of multi-function digital
4_bit_division
- 4位除法器,文件内容为QUARTUS II支持的VHDL语言,用于做四位除法-4_bit_division
get_6675_temp_2
- MAXII 240 CPLD和6675 开发的0-1023.75度的温度传感数据采集系统,用seg7 LED显示,精度0.25度。探头是K型测温线,Quartus II 6.0调是通过,在cpld开发板上面试验成功-MAXII 240cpld and 0-1023.75 development of 6675 degrees C temperature sensor data acquisition system, using seg7 LED shows that the accuracy o
DS18B20
- 8位单片机与DS18B20并行双向通信。 Quartus II 8.1项目工程文件. 主源程序文件为DS18B20.v,里面有详细注解。 例子: DS18B20 数据地址 0xf000(ROM=0) DS18B20 ROM指令地址 0xf001(ROM=1) 外部电源供电且只有一DS18B20的读取法: 发送CC到0xf001, 等待busy=0说明器件已准备好, 读0xf001的Bit1=1说明存在器件,Bit0=1为控制忙(可以省略此步) 发送44
Bufor
- Circular buffer using a cyclone memory ( Quartus II and VHDL .)-Circular buffer using a cyclone memory ( Quartus II and VHDL .)
yao
- 使用Quartus II软件实现电路功能,熟悉VHDL语言设计。-Circuit using Quartus II software features, familiar with the VHDL language design.
0608190248xiatao
- 实验利借助于Quartus II 软件设计了一个多功能数字钟,实现了校时,校分,清零,保持和整点报时等多种基本功能,此外还实现了闹钟,星期,音乐闹铃等附加功能。本文首先利用Quartus II进行原理图设计并仿真调试,最后在实验板上验证了设计的正确性。 关键字:数字钟 闹钟 仿真 准点报时 -Quartus II software by means of experimental Lee designed a multi-functional digital clock and real
PipelineCPU
- Quartus II 7.2环境中,采用硬件描述语言VHDL独立完成了基于MIPS指令集的32位RISC处理器的逻辑设计-quartusII mips pipeline 32bit cpu design
clock
- 用vhdl写的数字电子时钟,能够定闹钟,定点报时,调时,用Quartus II 7.2 (32-Bit)写的,压缩文件,里面有源程序,仿真文件等(就是所建的工程)-Digital electronic clock vhdl write, to set the alarm clock, designated chime tune, written using Quartus II 7.2 (32-Bit), compressed files, source code and simulation
Digital-clock-design
- 数字钟设计 用VHDL实现一个50MHZ到1HZ的分频器,利用Quartus II进行文本编辑输入和仿真硬件测试。实现一个60进制和24进制的计数器。测试成功。-Digital clock design using VHDL a 50MHZ to 1HZ divider using Quartus II simulation for text input and editing hardware test. Achieve a 60 hex and 24 hex counter. Test wa
shuzi-dianzi-zhong
- 基于VHDL的自动电子钟,并利用Quartus II 软件集成开发环境进行编译、综合、波形仿真成功-VHDL-based automatic electronic clock, and use the Quartus II software integrated development environment to compile, synthesize, waveform simulation success
DDS
- 基于DDS原理,利用VHDL语言进行正弦波、三角波、锯齿波、矩形波等波形的发生。包括完整代码和QUARTUS II工程。-Based on DDS principle, the use of VHDL, sine, triangle, sawtooth, square wave waveform occurs. Including the complete code and QUARTUS II project.
VHDL_Starter_Examples
- 河北大学-VHDL实验课程相关的所有VHDL源代码,含具体的工程文件和原始课件,直接可以在Quartus II打开进行仿真-Hebei University-VHDL experiments related to the course all VHDL source code, including the specific project files and original software, you can directly open the Quartus II simulation
1khz-square-wave
- 基于quartus ii的vhdl编程 产生1k方波-1k produce a square wave quartus ii vhdl based programming
HM74BM
- 在QUARTUS II上实现(7,4)汉明码编码VHDL语言设计-(7,4)Hamming encode
HM74YM
- 在QUARTUS II上实现(7,4)汉明码的译码VHDL语言设计-(7,4)Hamming decoder
基于Quartus-II-的FPGACPLD开发
- 基于Quartus-II-的FPGACPLD开发(Development of FPGACPLD based on Quartus-II)
VHDL方波
- 在Quartus II 中,利用VHDL 语言产生方波,程序如下(The VHDL language produces Fang Bo)
数电综合实验工程文件
- 像素鸟游戏代码,平台为quartus II,实现功能为简易像素鸟游戏。(Pixel bird game code)