CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 搜索资源 - 自顶向下

搜索资源列表

  1. 将基于视频的人体运动捕捉方法分为自顶向下的方法和自底

    0下载:
  2. 将基于视频的人体运动捕捉方法分为自顶向下的方法和自底
  3. 所属分类:DSP编程

    • 发布日期:2011-03-17
    • 文件大小:206.63kb
    • 提供者:x111y1j1
  1. texi_jifei_system

    1下载:
  2. 基于fpga的出租车计费系统,采用自顶向下的设计方法-FPGA-based billing system of a taxi, using top-down design methodology
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-30
    • 文件大小:636.92kb
    • 提供者:xjl
  1. Embedded-development-by-beijingUnivsersity

    0下载:
  2. 北京大学 嵌入式开发讲义,深入浅出,从整体上给介绍,自顶向下的说明-Embedded Development, Peking University lecture in layman
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-04-24
    • 文件大小:354.57kb
    • 提供者:00
  1. bb

    0下载:
  2. CPLD可编程逻辑芯片上实现信号发生器的方法和步骤,系统采用自顶向下的设计方法,以硬件描述语言VHDL和原理图为设计输入,利用模块化单元构建系统。-CPLD programmable logic chip Signal Generator methods and steps system uses top-down design approach to hardware descr iption language VHDL and principles of map design input,
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-15
    • 文件大小:5.05kb
    • 提供者:liyan
  1. deCPLDVHDLshijong

    0下载:
  2. 基于CPLD的VHDL语言数字钟(含秒表)设计 利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。 本设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VHDL语言输入—各模块程序设计)实现数字钟的设计、下载和调试。 -CPLD based on the VHDL language di
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-03-31
    • 文件大小:93.04kb
    • 提供者:wuhuisong
  1. shuzinaozhong

    0下载:
  2. 一个数字闹钟的vhdl代码! 分成几个模块 要通过自顶向下的设计方法来做!-A digital clock vhdl code! Divided into several modules through top-down design method to do!
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-01
    • 文件大小:2.19kb
    • 提供者:小慧
  1. clockVHDL

    0下载:
  2. 采用自顶向下设计方法,由秒计数模块、分计数模块、时计数模块、时间设置模块和译码模块五部分组成。-Using top-down design methodology, from the second counter module, sub-counting module, when the counting module, time setting module and decoding module of five parts.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-07
    • 文件大小:5.05kb
    • 提供者:hao
  1. abc

    0下载:
  2. 本软件设计D触发器的目的和任务:1.使学生全面了解如何应用该硬件描述语言进行高速集成电路设计;2.通过软件使用、设计与仿真环节使学生熟悉EDA-VHDL开发环境;3. 通过对基本题、综合题的设计实践,使学生掌握硬件系统设计方法(自底向上或自顶向下),熟悉VHDL语言三种设计风格,并且培养学生应用VHDL语言解决实际问题的能力。 -The software design of D flip-flop of the purpose and tasks: 1. To enable students t
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-03-28
    • 文件大小:1.61kb
    • 提供者:hooyu
  1. Compiler_theory_top_down_parsing_method

    0下载:
  2. 编译原理自顶向下语法分析方法Compiler theory top-down parsing method-Compiler theory top-down parsing methods Compiler theory top-down parsing method
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-04-16
    • 文件大小:36.29kb
    • 提供者:kk2
  1. 0710200134

    0下载:
  2. 本文介绍了一个多功能电子钟的设计方案。该方案具有计时、整点报时、校时、校分、闹钟等多项功能。此方案基于Altera 公司的 Cyclone 芯片及Quartus II 7.2 软件。整体设计采用自顶向下的设计思想,大量使用了器件模块化操作。本文对于研究数字钟及扩大其应用,有着非常现实的意义。-This paper describes a multi-clock design. The program has the time, the whole point of time, school ho
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-02
    • 文件大小:756.29kb
    • 提供者:王稠黯
  1. VHDL-djdplj

    0下载:
  2. 基于VHDL语言的十进制等精度频率计的设计,采用VHDL语言,运用自顶向下的设计思想, 将系统按功能逐层分割的层次化设计方法,使用Quartus8.0开发环境,实现了频率计的设计。-VHDL language based on the decimal precision frequency meter, etc. The design, using VHDL language, the use of top-down design, the system is divided by func
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-31
    • 文件大小:222.74kb
    • 提供者:ldd
  1. MIMASUO

    0下载:
  2. 伴随着集成电路(IC)技术的发展,EDA技术已经成为现代电子设计的发展趋势,并在各大公司、企事业单位和科研教学部门广泛使用。VHDL是一种全方位的硬件描述语言,几乎覆盖了以往各种硬件描述语言的功能,整个自顶向下或自底向上的电路设计过程都可以用VHDL来完成。本文阐述了EDA的概念和发展、VHDL语言的优点和语法结构并分析讲解了智能抢答器的各模块的功能要求、基本原理以及实现方法。本系统的设计就是采用VHDL硬件描述语言编程,基于Quartus II平台进行编译和仿真来实现的,其采用的模块化、逐步细
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-03
    • 文件大小:175.01kb
    • 提供者:RONG
  1. AutomobiletaillightcircuitPLDrealization

    0下载:
  2. 这个话题主要基于可编程逻辑器件,用硬件描述语言(VHDL)硬件描述语言(VHDL),采用“自顶向下”的设计方法,写一汽车尾灯控制器芯片,并且使用“最大加二世的软件模拟的结果。-This topic is mainly based on programmable logic devices, use VHDL VHDL, adopting "top-down" design methods, write an automobile tail light controller chip, and u
  3. 所属分类:Other Embeded program

    • 发布日期:2017-04-02
    • 文件大小:853.98kb
    • 提供者:吴丹
  1. FPGA-VHDL-dengjingduc

    0下载:
  2. 本文介绍了基于VHDL语言的十进制等精度频率计的设计,采用VHDL 语言,运用自顶向下的设计思想,将系统按功能逐层分割的层次化设计方法,使用Quartus8.0开发环境,实现了频率计的设计。 -This article describes the decimal-based VHDL, and other precision frequency meter design, using VHDL language, the use of top-down design, the system
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-28
    • 文件大小:274.12kb
    • 提供者:筱诺
  1. lcd-display

    0下载:
  2. 七位段码显示模块,采用自顶向下的编程模式,共三个开发程序-Seven segment display module, using top-down programming model, a total of three development programs
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-04
    • 文件大小:663byte
    • 提供者:张窍窍
  1. verilog

    1下载:
  2. 介绍了一种硬件控制的自动数据采集系统的设计方法,包括数字系统自顶向下 (1DP—DOwN)的设计思路,Vernog}Ⅱ)L对系统硬件的描述和状态机的设计-Introduced a hardware-controlled automated data acquisition system design, including digital systems from top to bottom (1DP-DOwN) design ideas, Vernog} Ⅱ) L of the system
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-16
    • 文件大小:205.07kb
    • 提供者:郭天然
  1. Quartus

    0下载:
  2. 本设计是实现基于FPGA的液晶显示模块,采用自顶向下的设计方法,用原理图的形式实现顶层控制。-The design is FPGA-based liquid crystal display module, using top-down design method, to achieve top-level schematic in the form of control.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-31
    • 文件大小:732.63kb
    • 提供者:zhouxiaomei
  1. digital-clock

    1下载:
  2. 数字钟是计时仪器,它的功能大家都很熟悉。本实验对设计的电子钟要求为: 1.能够对s(秒)、min(分)和h(小时)进行计时,每日按24h计时制; 2.min和h位能够调整; 3.设计要求使用自顶向下的设计方法。 数字钟的功能实际上是对s信号计数。实验板上可提供2Hz的时钟,二分频后可产生s时钟。数字钟结构上可分为两个部分c计数器和显示器。计数器又可分为s计数器、min计数器和h计数器。s计数器和min计数器由6进制和10进制计数器构成,小时计数器较复杂,需要设计一个24(或12)
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-06
    • 文件大小:11.5kb
    • 提供者:hanbaoshuai
  1. vhdl-xiyiji

    0下载:
  2. 基于quartus2的vhdl状态机——洗衣机编程应用,采用EDA自顶向下的设计方法。-The vhdl state machine based quartus2- washing machine programming applications, the EDA top-down design approach.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-03
    • 文件大小:979.49kb
    • 提供者:zenpging
  1. eda

    0下载:
  2. eda自顶向下的数字钟设计 -failed to translate
  3. 所属分类:SCM

    • 发布日期:2017-04-02
    • 文件大小:172.83kb
    • 提供者:panxingpao
« 12 »
搜珍网 www.dssz.com