搜索资源列表
synplicity
- synplicity学习资料,文章详细介绍了vhdl在该仿真软件中的仿真过程
mimasuo_VHDL
- 简述了V HDL 语言的功能及其特点,并以 8 位串行数字锁设计为例,介绍了在Max + plus Ⅱ10. 2 开发软件下,利用V HDL 硬件描述语言设 计数字逻辑电路的过程和方法。并设计了密码锁
modelsim_6.3f_6.4b_6.5_crck.ra
- 目前这个生成的key在modelsim se 6.3f 6.4b 6.5测试没问题。因为这几个版本是我逐步升级的,应该说从6.3f~6.5的都可以用。测试环境为windows xp sp3. vista没有测试。按理说是一样的。使用过程中遇到的一些问题的解决办法关于key里面生成中文字符的情况产生原因是,windows当前用户名和主机名是中文,修改之后重新生成一次。在安装的时候要设置环境变量LM_LICENSE_FILE,指向lincense的的路径和文件名。需要在cmd下使用modelsim的
JPEG
- 本文首先介绍了静态图像压缩(JPEG)编码算法的基本原理、压缩的实现过程及其重要过程的离散余弦变换(DCT)算法的实现原理及软件实现的例程,其次着重介绍了压缩过程中的DCT、量化和编码三个重要步骤的实现原理。-This paper describes the static image compression (JPEG) coding algorithm is the basic principle of compression process of the implementation pro
Quartus
- 这是一个教你熟练使用Quartus 软件的过程 希望可以对大家有用 -This is a Quartus skilled in the use of the software you can hope to all useful process
square-root
- Verilog硬件描述语言能够用软件语言的的方式描述硬件特性,并可用仿真方式完成电路的调试.本文介绍了基于EasyFPGA030的开平方运算器的设计,详细说明了运用verilog语言的设计过程与实现成果。-Verilog hardware descr iption language(HDL)specializes in describing hardware in the way of software language, and complete circuit simulation avai
Realization_of_FPGA_for_LDPC_encoding
- 低密度奇偶校验码(简称LDPC码)是目前距离香农限最近的一种线性纠错码,它的直接编码运算量较大,通常具有码长的二次方复杂度.为此,利用有效的校验矩阵,来降低编码的复杂度,同时研究利用大规模集成电路实现LDPC码的编码.在ISE 8.2软件平台上采用基于FPGA的Verilog HDL语言实现了有效的编码过程,为LDPC码的硬件实现和实际应用提供了依据-Abstract:Low.density parity·check code(LDPC code)is a kind of linear eror
Altium_error
- 详细演示了DXP软件中在布线过程中自动报错的使用技巧-Detailed demonstration of the DXP software error in the routing process to use automated techniques
ispLEVER71userguid
- 该使用指南适用于初次使用ispLEVER软件或者不常使用该软件的工程设计人员,它可以帮助你去了解不同的处理过程,使用各种工具,以及熟悉ispLEVER产生的各种报告。-The user guide for first-time ispLEVER software or do not use the software engineering staff, it can help you to understand the different processes, using a variety o
altera_SignalTap_II
- SignalTap II 嵌入逻辑分析仪集成到 Quartus II 设计软件中,能够捕获和 显示可编程单芯片系统(SOPC)设计中实时信号的状态,这样开发者就可以在整 个设计过程中以系统级的速度观察硬件和软件的交互作用。它支持多达 1024 个 通道,采样深度高达 128Kb,每个分析仪均有 10 级触发输入/输出,从而增加了 采样的精度。SignalTap II 为设计者提供了业界领先的 SOPC 设计的实时可视性, 能够大大减少验证过程中所花费的时间。-SignalTa
Lattice_FPGA
- 该使用指南适用于初次使用ispLEVER 软件或者不常使用该软件的工程设计人员,它可以帮助你去了解 不同的处理过程,使用各种工具,以及熟悉ispLEVER 产生的各种报告。在进行下一步时,可以准备一 个设计,以此去了解设计的仿真,功耗的计算,静态时序分析,以及以时序驱动的布局和布线,检查由 软件输出的报告等。以此设计为例,你可以练习约束设计的输入,输出信号以及这些信号管脚的分配去 满足系统要求。也可以修改约束条件,达到最佳地利用LatticeEC 的结构和资源,同时实现高性能。该
TAXI
- 基于VHDL的出租车计费器,通过VHDL语言来编程实现计费系统的四个功能块:分频模块,控制模块,计量模块和译码显示模块,最后使用MAX+PLUSII软件来对程序进行仿真,以模拟实现出租车的启动,停止以及等待等过程中的计时,计程和计费功能。-Taxi meter based on VHDL, VHDL language programming through the billing system of the four functional blocks: frequency module, co
mimasuo_design
- 这是一个基于quartusII平台,利用VHDL软件编写的关于密码锁的程序,里面把密码锁详细分解为输入模块、密码模块、控制模块以及一个密码锁的总体设计,详细介绍了密码锁的控制过程。-This is based on quartusII platform, software development using VHDL program on lock, which locks in detail the decomposition of the input module, the cryptogr
hgfdg
- Quartus? II 相关的语言 详细介绍了VHDL verilog软件开发过程-Quartus ? II related language detailed introduces the verilog VHDL software development process
tmdnishi78
- 传统的采用软件方式实现的DES算法会在很大程度上占用系统资源,造成系统性能的下降。DES算法本身并没有复杂的数学计算,在加/解密过程中仅有逻辑运算和查表运算,因而从系统性能和加/解密速度的角度来看,采用硬件实现是个理想的方案。-rilog prepared by the entry of the code for beginners is very easy to understand and contribute to the digital circuit learning FPGA ent
jibenmendianlu
- 熟悉使用 ISE 软件进行简单的VHDL 文本方式设计,学习使用USB 电缆或并口下载线 下载逻辑电路到FPGA,并能调试电路使其正常工作。熟悉数字电路集成设计的过程。-Familiar with ISE software to design a simple VHDL text, learning to use a USB cable or parallel port download cable Download logic to the FPGA, and can debug t
duolufuyongqi
- 1. 学习使用 ISE 软件,并用VHDL 语言设计多路复用器; 2. 使用 USB 电缆下载逻辑电路到FPGA,并能根据电路原理调试电路使其正常工作; 3. 掌握数字电路集成设计的过程-1 Learn to use ISE software, and design using VHDL language multiplexer (2) using a USB cable to download logic to the FPGA, and debug circuit accor
bianmaqijimaqi
- 进一步熟悉 ISE 软件的使用,进行简单的VHDL 文本方式设计,学习使用USB 电缆下载逻辑 电路到FPGA,并能调试电路使其正常工作。熟悉数字电路集成设计的过程。-More familiar with the use of ISE software, a simple way to design the VHDL text, learning to use the USB cable to download logic Circuit to the FPGA, and can de
quartus@IIzhongwenjianjie
- 来自官方网站的quartusII中文说明,图文并茂地介绍了该软件的使用过程,可以作为参考资料保存备用。-From the official website the quartusII English descr iption, with pictures of the software are presented using process, can be used as a reference material save. Set aside.
VHDL-language-Detailed
- 《VHDL与数字电路设计》系统介绍涉及数字系统设计的多方面原理、技术及应用。主要内容有数字系统的基本设计思想、设计方法和设计步骤,VHDL硬件描述语言,PLD的结构、原理与分类,数字系统设计开发软件平台QuartusⅡ及其使用,常用数字电路的设计方案等;涵盖现代数字系统设计完整过程的三个支撑方面;硬件描述语言、器件、软件开发平台-VHDL and digital circuit design system introduced many principles, techniques and ap