CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 VHDL编程 搜索资源 - race

搜索资源列表

  1. RLC Test

    0下载:
  2. RLC Test程序,一个电子竞赛的题目。里面有详尽的源代码。-RLC Test procedures, an electronic race issue. There are detailed source code.
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:635788
    • 提供者:林玉儿
  1. exp13_7

    0下载:
  2. 竞赛抢答器:控制8255,C口作为输入,从A口输出与之对应的LED段码-race Responder : Control 8255, C mouth as input, output from the A-corresponding to the code of LED
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:3086
    • 提供者:唐迪
  1. KX_DVP3F_SCH

    0下载:
  2. 康芯FPGA开发竞赛板kx-dvp3f的电路图-Kangxin FPGA development board kx-dvp3f circuit race
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-25
    • 文件大小:56496
    • 提供者:liaocongliang
  1. shiboqi(chugao)

    0下载:
  2. 这个方案是在FPGA中嵌入51单片机IP核,通过51单片机的控制来很方便的实现对数字存储示波器的显示和控制!是我国赛训练的一个题目!-This program is embedded in the FPGA microcontroller IP core 51 through 51 SCM control to easily realize the digital storage oscilloscope display and control! The training of our race
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-22
    • 文件大小:6892364
    • 提供者:王军
  1. SystemVerilogEventRegionsRaceAvoidanceGuidelines.r

    0下载:
  2. The IEEE1800 SystemVerilog Standard includes new event regions primarily added to reduce race conditions between verification code and SystemVerilog designs. The new regions also facilitate race-free Assertion Based Verification (ABV). This pap
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-02
    • 文件大小:356213
    • 提供者:陈斌
  1. ad

    0下载:
  2. AD0820的驱动非常使用的 竞赛时自己写的-AD0820 driver is used when the race to write their own
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-28
    • 文件大小:148101
    • 提供者:觉得
  1. fpga_report

    0下载:
  2. “以FPGA为核心的系统设计” FPGA讲座,主要讲了FPGA的主要应用场合,主要结合国赛中的应用。-" The FPGA design as the core of the" FPGA talks mainly about the main applications of the FPGA, the main race with the application of the country.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-02
    • 文件大小:779318
    • 提供者:鲁东
  1. nec0903

    0下载:
  2. 全国电子竞赛程序,可VHDL写的,有频率计、1602等相关模块-National Electronic race program, written in VHDL can have frequency counter, 1602 and other related modules
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-07
    • 文件大小:685130
    • 提供者:李小平
  1. calculator-horse-race

    0下载:
  2. 共3个程序,跑马灯,3位计算器,3-8译码器-Three programs, marquees, three calculators, 3 to 8 decoder
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-07
    • 文件大小:3297
    • 提供者:张小军
  1. f_changed_triangle_wave

    0下载:
  2. 用RAM实现频率可调的三角波发生器,开发环境:Quartus8.0,参加比赛时用过,实验成功,放心使用。-RAM adjustable frequency triangle wave generator development environment: Quartus8.0 race used, the experiment was a success, ease of use.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-11-19
    • 文件大小:1173820
    • 提供者:赵东方
  1. DDS

    0下载:
  2. 基于FPGA和stm32的任意波形发生器,全触控实现。很有用的资料啊,2001年电赛题目-Based on FPGA and stm32 arbitrary waveform generator, full touch implementation. Useful information ah, 2001 electric race title
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-26
    • 文件大小:8768085
    • 提供者:刘华
  1. answer4

    0下载:
  2. 数字式竞赛抢答器 设计一个可容纳四组参赛者同时抢答的数字抢答器 1.能判断第一抢答者并报警指示抢答成功,其他组抢答均无效 2.设计倒计时时钟,若提前抢答则对相应的抢答组发出警报-Digital Race Responder Design a can hold four groups of participants at the same time answering the digital answering machine 1. To determine the firs
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-20
    • 文件大小:5501363
    • 提供者:韩大马
搜珍网 www.dssz.com