搜索资源列表
core-circuit
- ATmega2560通过USB接口与PC进行传输,供电电压为5V,内部晶振为16MHz。该芯片共有有54个I/O引脚,特别适用于需要大量I/O口电路,其中的16个可以提供脉宽调制(PWM)模拟输出,还有另外16个模拟输入引脚。在通信方面,有4个硬件串口,另外也可以支持SPI通信和I2C/TWI设备。设计核心电路中加入复位按键,通过USB串口进行通信。-ATmega2560 through the USB interface with the PC for transmission, power
1
- 芯达STM32 V2.1原理图 芯达STM32 V2.1原理图-Core up to STM32 V2.1 schematic
ODC-3S001G_FRL15DDBx
- 嵌入式设计,TDLAS系统必备硬件,进口传感器手册。-core hardware of the Tunable Diode Laser Absorption Spectroscopy system,made in EU.sensor of high resolution
FPGA-CORE-V6
- EP4CE15F17C8N核心板PCB全套工程-EP4CE15F17C8N PCB
CC2640
- 一个简单的CC2640核心板,用于测试蓝牙的信号。-a simply cc2640 core board , for testing the single quality of BLE CC2640
Last-Loaded-dianlutu
- 以单片机为核心的温度测量电路图,温度采集模块是TN901红外测温传感器-To single-chip as the core of the temperature measurement circuit, temperature acquisition module is TN901 infrared temperature sensor
pll_test
- PLL,即锁相环。是FPGA中的重要资源。由于一个复杂的FPGA系统往往需要多个不同频率,相位的时钟信号。所以,一个FPGA芯片中PLL的数量是衡量FPGA芯片能力的重要指标。FPGA的设计中,时钟系统的FPGA高速的设计极其重要,一个低抖动, 低延迟的系统时钟会增加FPGA设计的成功率。本例程调用Xilinx提供的PLL核来产生不同频率的时钟, 并把其中的一个时钟输出到FPGA外部IO上, 也就是开发板的SMA接口上。(PLL, pll. It's an important resource
ZRTECH核心板的程序与PDF说明
- ZRTECH核心板的程序与PDF说明,完整工程,值得收藏(ZRTECH core board procedures and PDF instructions, complete project, it is worth collecting)
STM32led
- 基于STM32的跑马灯C程序,包括CORE、HARDWARE、OBJ、STM32F10x_FWLib、SYSTEM和USER文件夹内的所有文件。(C marquee program based on STM32)
核心板4层 金手指
- 三星SC2440的核心板,金手指封装,8层板,用PADS9.5打开,也可以用AD10以上的打开(SC2440's core board, gold finger packaging)