搜索资源列表
VHDL3-8
- 用VHDL设计的3-8译码器,精简~!-design using VHDL 3-8 decoder, streamlining ~!
ZHQD
- 基于51单片机的光电编码器输出信号处理,译码存储-SCM-based optical encoder 51 output signal processing, decoding storage
YIM
- 一、实验目的 掌握I/O地址译码电路的工作原理。 二、实验原理和内容 译码输出端Y0~Y7在实验台上“I/O地址当CPU执行I/O指令且地址在280H~2BFH范围内,译码器选中,必有一根译码线输出负脉冲。利用这个负脉冲控制L7闪烁发光(亮、灭、亮、灭、……),时间间隔通过软件延时实现。 三、编程提示 1、实验电路中D触发器CLK端输入脉冲时,上升沿使Q端输出高电平L7发光,CD端加低电平L7灭。-1, experiment aims to master I/O addr
aaa
- 接口技术8255,测试38译码器,74ls138 -8255
LS273
- 利用LS273译码器并结合8255a和8259编写的电梯控制器程序-Use LS273 decoder 8255a and 8259 prepared in conjunction with the elevator control program
haffmankechengsheji
- 哈夫曼编码/译码器的课程设计!我查过 网上很少有的哦-Huffman encoding/decoding device course design! I checked online rare Oh! !
8051and1601LCD
- 运用51单片控制锁存器译码器等,完成一个简单的计算器系统-Control the use of 51 single latch decoder and so on, to complete a simple calculator system
VHDL
- 74LS161 JK触发器带清0端,项目名称为dff_JK_111 十进制计数器74LS290,项目名定为CTLS290:运算方法编写的290计数器:另一种编法LS290 不带使能端的3线8线译码器 八选一数具选择器:用CASE语句 全加器: 简单的JK触发器-74LS161 JK flip-flop with cleared end Project Name dff_JK_111 decade counter 74LS290 project name as CTLS290: and comp
decode3_8
- 3-8译码器 将数电中3-8译码器用VHDL语言实现 并进行仿真-3-8 decoder, the number of electrical 3-8 decoder applications VHDL language and simulated
VHDL
- 3-8译码器 4-2优先编码器 4选1多路选择器-3-8 4-2 priority encoder decoder 4-to-1 multiplexer
MorseaYima
- 使用汇编语言编写的摩斯电码发生器与译码器,可以通过用户输入完成摩斯码的生成与翻译-Written in assembly language using Morse code generator and decoder, Morse code generation can be done through the user input and Translation
BCD
- BCD技术,来译码器,实现一定的功能,完成一定的任务-Achieve Math
vhdl
- 译码器设计 实现3-8译码器的门级和行为级设计;完成3-8译码器的门级和行为级设计的仿真,并下载到开发板进行验证。 用拨挡开关K1,K2,K3作为输入的三位二进制码,输出的8位码分别用LED1~LED8 显示-Achieve 3-8 decoder gate-level and behavioral level design complete the 3-8 decoder gate-level simulation and behavioral level design, and d
IS95-Simulation-Code
- CDMA 汇编语言 内含编码器译码器等程序编写,用于图像传输,和信息传输-CDMA assembly language It contains the encoder decoder
yimaqi
- EM V3闪烁.0-单片机实验5-译码器-EM V3 flashing .0- SCM Experiment 5- decoder
yimaqi
- 译码器,大作业,带图,很简单,自己编的,适合学生绝对可用!- U8BD1 u7681 u5668 uFF0C u5927 u4F5C u4E1A uFF0C u5E26 u56FE uFF0C u5F88 u7B80 u5355 uFF0C u81EA u5DF1 u7F16 u7684 uFF0C u9002 u5B06 u5B66 u751F u7EDD U5BF9 u53EF u7528 uFF01
8、交通灯
- //---定义IO口---// #define GPIO_DIG P0 //显示段码端口,74HC573锁存器; #define GPIO_PALCE P1 //数码管片选端口,74HC138译码器; #define GPIO_TRAFFIC P2 //交通灯端口; sbit RED10=P2^0; //上人行道红灯; sbit GREEN10=P2^1; //上人行道绿灯; sbit RED11=P2^2; //上机动车红灯; sbit YE
5、译码器实验
- *实 验 名:译码器实验 *实验说明:8个LED灯显示LS138译码器输出的低电平 *连接方式: *注 意: ************************************/ #include <reg51.h> //---定义IO口---// sbit LSA=P2^2; sbit LSB=P2^3; sbit LSC=P2^4; //---声明全局函数---// void Delay10ms(unsigned int c); /******
38译码器的verilog实现
- 本附件为38译码器的编程实现,使用modeslim软件模拟较佳
Verilog源代码
- 多种基本功能的Verilog代码实现,包括多路选择器,二进制到BCD码转换,二进制到格雷码转换,7段译码器,8位数据锁存器,移位寄存器等等多种功能。(Verilog code implementation of a variety of basic functions, including multiplexer, binary to BCD code conversion, binary to Gray code conversion, 7-segment decoder, 8-bit dat