搜索资源列表
ll1
- LL(1)文法使用的是确定的自顶向下的分析技术。LL(1)的含义是:第一个L表明自顶向下分析是从左向右扫描输入串,第2个L表明分析过程中将使用最左推导,1表明只需向右看一个符号便可决定如何推导,即选择哪个产生式(规则)进行推导。 LL(1)文法的判别需要依次计算FIRST集、FOLLOW集和SELLECT集,然后判断是否为LL(1)文法,最后再进行句子分析。
VerilogHDLshujicaiji
- 基于Verilog HDL设计的自动数据采集系统 介绍了一种采用硬件控制的自动数据采集系统的设计方法,包括数字系统自顶向下的设计思路、Verilog HDL对系统硬件的描述和状态机的设计以及MAX+PLUSII开发软件的仿真。设计结果表明:该采集系统具有很高的实用价值,极大地提高了系统的信号处理能力。
2005-9-5-M8AY1EQBIPZD4SWW
- 介绍了一种采用硬件控制的自动数据采集系统的设计方法,包括数字系统自顶向下的设计思路、Verilog HDL对系统硬件的描述和状态机的设计以及MAX+PLUSII开发软件的仿真。设计结果表明:该采集系统具有很高的实用价值,极大地提高了系统的信号处理能力。
计算机网络自顶向下方法第四版答案
- 计算机网络自顶向下方法第四版答案
微纳加工技术/
- 微米纳米加工技术—自顶向下 表面加工技术 (Surface Micromachining) 体硅加工技术 (Bulk Micromachining) LIGA (X射线曝光、微电铸、微铸塑) 电火花微加工技术 (Discharging) 激光微加工技术 (Laser micromachining) 电子束微加工技术 (E-Beam micromachining) 聚焦离子束(FIB, Focus ion beam)
Chapter4_5th_Aug_2009
- 学习计算机网络自顶向下(James F。Kurose4章内容-Study the network from James F.Kurose
TheResearchAndIPDesignOfSMBusBasedSmartBattery
- 本文研究了SMBus 规范,介绍了典型的基于片上系统(SoC)设计的知识产权核(IP)实现,采用自顶向下 (Top-down)的集成电路设计方法完成了设计,并架构了基于总线功能模型(BFM)的验证平台 完成功能仿真,顺利完成了逻辑综合和时序仿真。FPGA 验证和投片后测试均表明设计具有 良好的性能。-This paper studies the SMBus specification, based on the introduction of the typical system
AnswersforComputerNetwork
- 计算机网络--自顶向下方法(第四版)课后习题答案(英文版)-Computer network- the top-down approach (fourth edition) after-school exercise answers (English)
Simulation-visual-mechanism
- 提出一个小波域多尺度马尔柯夫随机场模型用于模拟视觉系统在图像分割中的若干功能。针对人类视觉系统具有特征检测器、等级层次性、双向连续性、学习机制等功能,对输入场景,该模型用小波变换提供该场景图像的稀疏表示,模拟特征检测器功能 用金字塔结构模拟等级层次性 用两类信息流模拟双向连接性,分别刻画自底向上的输入图像特征提取过程以及自顶向下的反馈过程 用迭代过程模拟学习机制 采用多尺度马尔柯夫随机场模型实现图像分割。-Put forward a wavelet domain multi-scale mark
Computer-Networking
- 计算机网络:自顶向下方法英文版,第五版原版。-computer network 5 edition
subway-ticket-vending-system
- 本设计是基于FPGA设计一个地铁自动售票系统。 本设计采用自顶向下的模块化设计方法,基于FPGA使用VHDL语言设计制作一个地铁自动售票控制系统,该系统能出售2条线路3种不同价位的票,完成售票、找零、显示等功能。-The design is based FPGA design of a subway ticket vending system. This design uses a top-down, modular design method, a subway ticket vending
1
- 用自顶向下的语法分析方法检查SAMPLE语言源代码的正确性-The correctness of the analysis method for checking the SAMPLE language source code using the top-down syntax
the-digital-clock
- 本设计选用 ALTERA 公司的 EP1C12Q240C8 芯片,利用 VHDL 语言采用自 顶向下的方法在 Quartus Ⅱ环境下完成了数字钟的设计,最后在实验箱上进行测 试。该数字钟包含的功能有计时、显示星期、校时校分、清零、整点报时、音乐 闹铃。-The design uses the silicon chip EP1C12Q240C8 produced by the company of ALTERA. And with the help of VHDL, the de
xf
- 提出了一种视点相关的地形连续细节层次(./0)模型的实时生成及绘制算法( 该算法采用一种基于四叉 树的自顶向下的细分来实时生成地形连续./0 模型(-a real-time rendering algorithm for large scale terrain
dianzimimashuolunwen
- 为了使现在的电子密码锁更能智能化的管理,让人们更能方便的使用,让其具有更高的安全性和经济性,针对基于单片机的电子密码锁的不足之处,本文采用EDA技术,利用QuartusⅡ工作平台硬件描述语言,设计一种电子密码锁,并通过一片FPGA芯片实现。采用VHDL语言使用自顶向下的方法对系统进行了描述,并在FPGA芯片CycloneⅡ上实现。设计充分利用了FPGA的资源可编程特性,可高效率的对系统进行升级与改进。设计的密码锁可设置任意密码,比一般的四位密码锁具有更高的安全可靠性,因此,采用FPGA 开发的数
计算机网络原理:自顶向下方法(第6版).pdf
- 计算机网络原理:自顶向下方法(第6版) 适合初学计算机网络,通俗易懂,英文版(computer networking a top-down approach 6th)
15051103_彭平
- PL0语言的Pcode中间代码生成,采用自顶向下方法,,,(Pcode intermediate code generation in PL0 language, using a top-down method)
计算机网络自顶向下方法答案(英文第六版).pdf
- 计算机网络自顶向下方法课后答案........(the answer of computer network)
自顶向下的语法分析技术
- 自顶向下的语法分析技术自顶向下的语法分析技术自顶向下的语法分析技术自顶向下的语法分析技术自顶向下的语法分析技术自顶向下的语法分析技术自顶向下的语法分析技术自顶向下的语法分析技术自顶向下的语法分析技术自顶向下的语法分析技术
自顶向下7答案
- 计算机网络第7版 自顶向下 课后习题解答(Computer Networking: A Top-Down Approach, 7th Edition Solutions to Review Questions and Problems)