搜索资源列表
PLDcPLDFPGA
- PLD、CPLD、FPGA有何不同?(问与答)-PLD, CPLD, FPGA any different? (Answer)
pld
- 十分钟学会pld开发的流程,资料比较简单希望你们能够喜欢
Embedded_system_design_based_SOPC
- SOPC是Altera公司提出的一种灵活、高效的片上系统设计方案,它可以有选择地将处理器、存储器、I/O等系统设计需要的组件集成到一个PLD器件上。在SOPC设计中可方便地加入用户自定义逻辑。该文简要介绍了SOPC设计架构,然后通过一个实例,详细介绍了嵌入式系统中SOPC设计的实现方法和效果。
ATF16V8B 芯片介绍
- The ATF16V8B is a high performance CMOS (Electrically Erasable) Programmable Logic Device (PLD) which utilizes Atmel’s proven electrically erasable Flash memory technology. Speeds down to 7.5 ns are offered. All speed ranges are specified over th
Xilinx ISE
- 硬件设计工具。相对容易使用的、首屈一指的PLD设计环境 ! ISE将先进的技术与灵活性、易使用性的图形界面结合在一起,不管您的经验如何,都让您在最短的时间,以最少的努力,达到最佳的硬件设计。
pld MegaWizard Plug-In Manager
- 利用QuartusII的"MegaWizard Plug-In Manager", 设计输入数据宽度是4bit的ADD、SUB、MULT、DIVIDE、COMPARE 把它们作为一个project,DEVICE选用EPF10K70RC240-4,对它们进行 时序仿真,将仿真波形(输入输出选用group)在一页纸上打印出来。 2.利用QuartusII的"MegaWizard Plug-In Manager"中的LPM_
dainlu
- 此开关稳压电源由AT89S52单片机作为控制核心。系统包括AD采样,PID控制,PWM输出,构成闭环系统。交流电源输入到整流模块,经整流滤波后输出平稳的直流电压。该直流电压直接输出至IGBT全桥变换器模块。高精度AD转换器将后端输出的电压电流信号由模拟信号量变为数字量供给单片机进行数字PlD运算,经过PID控制运算后,由控制模块输出PWM调制波形至IGBT栅极,构成一个闭环系统,控制电压稳定输出,从而实现开关稳压电源控制系统。此外,可由键盘输入欲得电压值,从LCD显示实际电压值,人机交互界面友好
200851535359999
- “数字电子技术”课程是电力类、自动化类和计算 机类等专业的一门重要的技术基础课,具有很强的实 践性,因此实验是“数字电子技术”课程教学中不可缺 少的重要环节。随着科学技术的发展,尤其是微电子 技术和计算机技术取得的重大进展,数字逻辑器件已 由中、小规模的TTL 集成电路发展到大规模和超大规 模的可编程逻辑器件( PLD) 。相对应地,数字逻辑电 路的研究和实现方法随之发生变化,从而促使“数字电 子技术”实验的实验内容、教学方式、实验手段和考核 方式也应该进行不
daolibai
- 在深圳固高科技器械平台上实现倒立摆的实验研究以及 相关器械使用手册,能实现倒立摆的PLD调节等等!-In Shenzhen high-tech equipment solid platform implementation of the experimental study of the inverted pendulum as well as related equipment manuals can achieve inverted pendulum PLD regulation and s
abel
- ABEL PLD 可编程逻辑元件参考语法-ABEL PLD
AlteraArticleContestPapers
- 本源码为Altera中国大学生电子设计文章竞赛的历届获奖论文汇编,内容主题涵盖如下4个方面: PLD在通讯、消费类、计算机和工业控制方面的应用 Altera器件、Quartus® II 软件的设计和优化技术 Altera FPGA在数字信号处理中的应用 Nios® II 软处理器在各领域的应用 获奖作品均是是参赛者独立设计的未曾公开发表过的原创性作品,在作品原创性和特色性 、实用性(结合当前的热点应用) 和作品
AlteraDefine
- Altera器件参数约束文件,应用于PLD芯片设计-Altera device parameter binding document, applies to PLD chip design
FPGA_clock_design
- 无论是用离散逻辑、可编程逻辑,还是用全定制硅器件实现的任何数字设计,为了成功地操作,可靠的时钟是非常关键的。设计不良的时钟在极限的温度、电压或制造工艺的偏差情况下将导致错误的行为,并且调试困难、花销很大。 在设计PLD/FPGA时通常采用几种时钟类型。时钟可分为如下四种类型:全局时钟、门控时钟、多级逻辑时钟和波动式时钟。多时钟系统能够包括上述四种时钟类型的任意组合。-fpga clock design.
Keyboard_Anti-Shake
- 首先介绍了防抖型矩阵式键盘的整体设计思路,然后采用模块化设计方法对各个电路用VHDL进行设计,最后进行顶层文件设计和仿真,并用PLD器件下载验证.整个电路具有故障率低、使用灵活、便于修改、在系统可编程性及可移植性强等优点. -First introduced the anti-shake-type matrix keyboard' s overall design concept, and then use a modular design approach to the variou
PCI
- EDA与PLD基于FPGA的PCI总线接口设计-PLD EDA and FPGA-based PCI bus interface
fgal
- examples and program to test .pld files for gal programming.
EDA-technology-of-digital-systems
- 详细讲解了VHDL硬件描述语言,以及数字系统EDA技术,并且附有PLD编程实例。-VHDL hardware descr iption language, as well as EDA technology of digital systems are explained in detail, and with PLD programming examples.
ISPLSI1024
- ispLSI1024 CPLD器件的特性介绍,高密度可编程逻辑,高速全球互联,4000 PLD 门,输入快速计数器,地址译码器等 - 安全防止未经授权的复制细胞-ispLSI1024 CPLD characteristics of the device descr iption, high-density programmable logic, high-speed global Internet, 4000 PLD door, enter quickly counters, add
Initial-code-of-PLD
- Matlab code of 3D based PLD localziation algorithm
FPGA-Market-Report
- 2009 年全球 PLD/FPGA 市场发展趋势及 2013 年 前景预测研究报告-Global FPGA Market Development Trend Forecast Research Report