搜索资源列表
Static_Timing_Analysis
- Altera Quartusii静态时序分析(Static Timing Analysis)基础及应用
system_timing_theory
- 对于系统设计工程师来说,时序问题在设计中是至关重要的,尤其是随着时钟频率的提高,留给数据传输的有效读写窗口越来越小,要想在很短的时间限制里,让数据信号从驱动端完整地传送到接收端,就必须进行精确的时序计算和分析。同时,时序和信号完整性也是密不可分的,良好的信号质量是确保稳定的时序的关键
AdaptiveFilterMethodforOn-line
- 自适应滤波方法在传感器在线自诊断中的应用,介绍了基于数字信号分析和时序建模分析的方法。
pld MegaWizard Plug-In Manager
- 利用QuartusII的"MegaWizard Plug-In Manager", 设计输入数据宽度是4bit的ADD、SUB、MULT、DIVIDE、COMPARE 把它们作为一个project,DEVICE选用EPF10K70RC240-4,对它们进行 时序仿真,将仿真波形(输入输出选用group)在一页纸上打印出来。 2.利用QuartusII的"MegaWizard Plug-In Manager"中的LPM_
DDR
- 关于DDR SDRAM的详细原理和时序分析,对于开发设计有很大使用价值-DDR SDRAM on detailed principles and timing analysis, design for the development of a great value
Max_plus
- Max_plus_的时序仿真与时序分析,教程。详细讲解了实习仿真方法-Max_plus_ timing simulation and timing analysis, tutorials. Detailed account of practical simulation method
library
- 一个UML的实例,里面系统功能分析,用例图,时序图,状态图都清清楚楚,用的是Trufun Plato 2007开发的,非常好用的软件-Example of a UML, which system analysis, use case diagram, timing diagram, state diagrams are clear, using a development Trufun Plato 2007, very easy to use software
pci
- pci总线设计在计算机多总线结构中,PCI总线以其速度高、可靠性强、成本低及兼容性好等性能,在各种总线标准中占主导地位,而基于PCI总线标准的接口设计己成为相关项目开发中的优先选择。现阶段PCI总线设计主要采用FPGA现场可编程逻辑阵列来设计,基于FPGA不但能大大缩减电路的体积,提高电路的稳定性,而且其先进的开发工具使整个系统的设计调试周期大大缩短,基于FPGA的PCI总线设计已经成为总线设计的最主要的设计方式。 本文提出了一种基于FPGA的PCI接口的简单设计方案,简要介绍了PCI总线的
ASIA_GAME_design
- 需求规格包含了——系统需求分析、用例图 概要设计包含了——系统架构设计、架构描述、架构图、部署图、时序图 详细设计包含了——系统详细设计、类图、数据库设计、ER图 中间信息包含了所有用过的图例,图表 uml.mdl是使用Rational创建的建模文件-Requirements specification contains a- System Requirements Analysis, Use Case Diagram Contains a summary of
jifenlvboqi
- 为了解决软件无线电通信系统中频采样之后的极大数据量在基带处理部分对DSP计算的压力,常采用多速率处理技术.多速率处理过程中需要使用积分梳状滤波器、半带滤波器和高阶FIR滤波器.在分析了积分梳状滤波器的结构和特性的基础上,阐述了多级CIC滤波器一种高效的FPGA实现方法,该方法的正确性和可行性通过Quartus Ⅱ的时序仿真分析得以验证,实际中可以推广应用.-In order to solve software-defined radio communications system after I
SoftwareEngineeringChattingroom
- 软件工程课程设计报告,包括具体的需求分析和个各类的时序图-Software engineering curriculum design reports, including the specific needs analysis and timing diagram of various types of
doublemult
- 设计了一个双精度浮点乘法器。该器件采用改进的BOO TH 算法产生部分积, 用阵列和 树的混合结构实现对部分积的相加, 同时, 还采用了快速的四舍五入算法, 以提高乘法器的性能。把 设计的乘法器分为4 级流水线, 用FPGA 进行了仿真验证, 结果正确 并对FPGA 实现的时序结果 进行了分析。-Designed a double-precision floating-point multiplier. The device uses an improved algorithm fo
chapter17
- 网上购物订单系统的UML图分析,包括用例图、活动图、时序图等-Online shopping order system of the UML diagram analysis, including use case diagrams, activity diagram, sequence diagram, etc.
pt_fundamentals_ug
- 文献包含PT的时序分析方法说明: PrimeTime is a full-chip, gate-level static timing analysis tool targeted for complex, multimillion-gate designs. It offers an unsurpassed combination of speed, capacity, ease of use, and compatibility with industry-standard da
Altera_Timing_Analysis_Basics
- Altera_Timing_Analysis_Basics(时序分析基础篇)。-Altera_Timing_Analysis_Basics.This article discussed a creative experiment in eda based on the fpga.The FPGA time series analysis.
LCD1111
- LCD时序分析解疑.zip主要是针对嵌入式常用的TFT-LCD进行时序分析-LCD Timing Analysis eliminating. Zip mainly for timing analysis for embedded common TFT-LCD
Timing_Analysis
- 时序分析,实用教程,altera 13.1软件,时序教程,通俗易懂-timing design
ASIC_STA_tangzhenyu
- 随着工艺线宽的减小, 时序问题开始主导集成电路设计。为了解决全芯片的互连延时, 需 要全芯片分析和优化: Pr im eT im e 是S yn oP sys 公司全芯片和门级静态时序分析工具。 Pr im eTi m e 用来分 析大型同步数字专用集成电路 。 静态时序分析是一种彻底的分析、调试、验证设计的方法-With the reduced width of the process, timing issues began to dominate the IC de
altera-timing
- Altera时序分析基础,帮助提升时序分析能力,建立时序分析模型。-The base of Altera timing analysis.
时序图
- 图书借阅子系统时序图以及状态图,讲述了分析阶段的时序图