资源列表
AD5300
- FPGA外部AD部分代码,FPGA芯片采用xilinx sptan3e 可以实现AD的采集-The FPGA external AD code, the FPGA chip using xilinx sptan3e can realize the collection of the AD
SPI
- FPGA SPI部分代码,FPGA芯片采用xilinx sptan3e 可以实现FPGA的SPI的通信,用来控制外部74hc595-FPGA SPI part of the code, the FPGA chip using xilinx sptan3e can realize SPI communication, FPGA is used to control the external 74hc595 are needed
Verilog-HDL-washer
- 智能洗衣机控制器 基于verilog hdl状态机 具有多种功能切换-Intelligent washing machine controller verilog hdl-based state machine has multi-functional switch
FFT_2048
- FPGA的2048个点的FFT算法,包含整个工程-The FPGA 2048 points FFT algorithm
FPGA
- 参加竞赛的FPGA双目测距的源码,包含上位机源码-Contest the FPGA binocular ranging source, including PC Source
double_closed_loop
- 本程序是基于zynq_7000的FPGA的一个同步电机控制的平台,verilog语言-based on zynq_7000 fpga-MOTOR CONTROL
Nexys4_Master_ucf
- DIGILENT NEXYS MASTER UCF
rad10
- 利用basys2实现十进制加减可逆计数器,拨码开关键SW1为自动可逆加减功能键,当SW1为HIGH时,计数器实现自动可逆模十加减计数功能,即4个七段数码管上几乎同步显示0—1—2—3—4—…9—8—7—…0—1…的模十自动可逆加减计数结果;当SW1为LOW时,计数器按拨码开关键SW0的选择分别执行加减计数功能。即当SW0为HIGH时,计数器实现模十加计数功能,即4个七段数码管上几乎同步显示0—1—2—3—4—…9——0—1…的模十加计数结果;当SW0为LOW时,计数器实现模十减计数功能,即4个七
Turbo_Encoder_Decoder
- The turbo enocoder and turbo decoder is design in VHDL code.
CPU
- 使用Verilog HDL语言完成一个简单的多周期MIPS微处理器的设计-Using Verilog HDL language to complete a simple multi-cycle MIPS microprocessor design
switch_fabric
- verilog 写的具有代数交换功能的数据交换,是交换机设计的核心部分。-Switches Core by Applying Algebraic Switching
ad5544
- 模数乘法器AD5544的Verilog源程序,已在项目中验证了其可行。-Verilog source AD5544 analog multiplier, and have verified its feasibility in the project.