资源列表
new_compare
- 这是一个定时比较器,当数据a和b高几位一致时再对数据进行比较,可以根据自己设计进行相关参数修改
generate语句的应用
- vhdl实验 计数器:generate语句的应用
DS18B20_VHDL
- FPGA DS18B20 测试温度 VHDL源码
AD0804_FPGA_VHDL
- FPGA控制串行AD(AD0804),状态机实现,可以根据该程序实现数字电压计,数字温度计的设计
VGA_example
- FPGA/cpld 控制显示器显示 VHDL源码 内有测试程序
xu
- 序列发生器,产生一个8位序列号,序列码可自定义修改,还有一个序列检测器
count
- 模可变计数器,可实现模2模8模10模16,异步清零,模可变加减计数
shift
- 移位寄存器,异步清零,异步置数,左移右移可控,具有循环移位功能
i2c_master_bit_ctrl
- 该代码用硬件描述语言Verilog系统地描述了I2C总线接口的位比特主控转换模型。对学习FPGA和I2C总线接口有极大地帮助。
UART232
- 本代码是用VHDL语言全面、系统地描述UART通信协议标准,通过对UART进行数据通信的实际运用,能够较全面地理解和掌握VHDL和UART协议。
51core-Verilog
- 8051core-Verilog编写,可修改
int_to_vector_suo
- 整型到字符型的转换,将输入的整数转换成二进制数