资源列表
dierci
- 2011年电赛e题信号产生程序 产生10kbit/s -100Kbit/s的m序列 以及一个伪随机序列-M sequence 2011 CEC signal generator generates e title 10kbit/s - 100Kbit/s, and a pseudo-random sequence
ov7670
- 摄像头ov7670的驱动开发。可通过sccb配置寄存器来选择VGA,QVGA,QQVGA输出。(The driver development of the camera ov7670.The SCCB configuration register can be used to select VGA, QVGA, and QQVGA output.)
ATTEN_CPLD_INIT
- 串行转并行,复位,并行转串行,通道选择,衰减信号,所有代码在一起-Serial to parallel, reset, parallel-to-serial channel selection, signal attenuation, all the code together
DeSerTSW1250_V2_1_src
- TI TSW1250 FPGA code
keyscanverilogCX
- 这里有完整的verilog按键消抖程序(经过验证的),有图有真相,本程序是依据特权老师的程序自行改编的,由于按键消抖仿真时间较长,这里是假定16个时钟周期便于仿真。内有详细说明!我在网络上目前只能查找到程序,却找不到仿真程序和解说配套的资料,本文件彻底填补了这一空缺,对于初学者很有帮助!-Here are complete verilog keys away shaking program (proven), picture is truth, this program is based on
keyscanverilogCX
- 这里有完整的verilog按键消抖程序(经过验证的),有图有真相,本程序是依据特权老师的程序自行改编的,由于按键消抖仿真时间较长,这里是假定16个时钟周期便于仿真。内有详细说明!我在网络上目前只能查找到程序,却找不到仿真程序和解说配套的资料,本文件彻底填补了这一空缺,对于初学者很有帮助!
example_book
- 一些简单的FPGA verilog小程序,对FPGA入门者有所帮助(Some simple FPGA Verilog small program to help beginners FPGA)
FPGAshili
- 学习VHDL语言时买的教科书后面的光盘,有20个典型的VHDL编写的程序,是学习VHDL和FPGA的非常好的资料,很多程序在网上是找不到的。-VHDL language learning textbook buy back the CD-ROM, 20 a typical procedure for the preparation of the VHDL, VHDL and FPGA to learn the very good information, many procedures are
autoseller
- (1)可以输入硬币和纸币, 硬币的识别范围是5角和1 元的硬币,纸币的识别范围是1 元、5 元,10 元,20元,50元,100元。可以连续多次投入钱币。 (2)可以选择的商品种类有16种,价格分别为1-16元,顾客可以通过输入商品的编号来实现商品的选择。 即有一个小键盘(0-9按键)来完成,比如输入15时要先输入1,再输入5。 (3)顾客选择完商品后,可以选择需要的数量。每次可以选择最多三个商品。然后显示出所需金额和已投币总币值。在投币期间,顾客可以按取消键取消本次操作,钱币自动退出。((
Verilog_coding_style
- verilog 编码规范,共包含3个PDF文档,供学习参考。-verilog coding style, include 3 seperate pdf files, just for studying or refrence.
eightbitadd
- 用VHDL语言实现8位的并行加法器,不同于行波进位加法器-8-bit parallel adder with VHDL, unlike the ripple carry adder
UVM_TEST
- UVM 的 入门实例,一个完整的能够跑通的实例。其中包括DUT代码,Testbench代码,还有搭建过程说明。很适合用来学习UVM入门。-This paper describes an approach to using Accellera s UVM, the Universal Verification Methodology, for functional verification by mainstream users. The goal is