搜索资源列表
clock
- 用Verilog HDL写的数字时钟,已经在开发板上验证过的,绝对原创,使用数码管进行显示!
EP2C5Q208
- NIOSII实验教程 有相关开发板的同学可以下载 没有开发板 想学习的也可以。经本人学习 非常不错 -NIOSII development board, students can download learning development board can also experiment tutorial. I learn very good
mb
- 基于Proasic3 startkit 开发板,用verilog语言描述的一个秒表计数器。-Based the ProASIC3 StartKit development board, using Verilog language descr iption of a stopwatch counter.
SX
- 基于Proasic3 startkit开发板,描述了8位地址锁存芯片74ls259和Uart接受模块,通过这两个模块来控制开发板上的led.-Based on the the ProASIC3 StartKit development board, describes the 8-bit address latch chip 74LS259 and the UART receiving module, to control development board led by these two m
uartfifo
- 以Proasic3 Start kit开发板为平台,介绍了FIFO的基本功能。-ProASIC3 Start Kit development board as a platform to introduce the basic functions of the FIFO.
uartram
- 以Proasic3 Startkit开发板为平台,对Ram进行操作。-The ProASIC3 StartKit development board as a platform, operate Ram.
dual_portram
- 以Proasic3 Startkit开发板为平台,对dualram的应用做了基本介绍。-The ProASIC3 StartKit development board as a platform, on the application of dualram basic.
BCD_ok-BCD
- Verilog 4位计时器,可以在CPLD开发板上成功运行-Verilog CPLD FPGA
icore_niosii_base_pub
- icore 开发板上的nios的实例代码-icore nios development board example code
ml605_schematics
- ML605 原理图 Xilinx V6 开发板-ML605 SCH
inemoeng_m1li3
- ST的INEMO-M1开发板源码,iNEMO引擎是一种新的、先进的软件引擎,融合加速度计、陀螺仪和磁强计提供准确的数据和可靠的动作感应的信息。很容易融入智能消费设备。-iNEMO engine lite sensor fusion algorithm uation source code for iNEMO-M1
11-SysTick—系统定时器
- -工程名称:SysTick—系统定时器 -实验平台: 秉火STM32 F429 开发板 -MDK版本:5.16 -ST固件库版本:1.5.1(SysTick,STM32 F429 ,MDK)