CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 源码下载 嵌入式/单片机编程 VHDL编程

资源列表

« 1 2 ... .67 .68 .69 .70 .71 4272.73 .74 .75 .76 .77 ... 4323 »
  1. FM_DemodNew

    2下载:
  2. FM接收机 基于FPGA的调频收音机的设计 用VEIRLOG语言编程,利用QUARTUSii与MODELSIM联合仿真-FM receiver on FPGA FM receiver design With VEIRLOG language program, use QUARTUSii and MODELSIM joint simulation
  3. 所属分类:VHDL编程

    • 发布日期:2014-03-16
    • 文件大小:8.44mb
    • 提供者:
  1. arriaIIGX_2agx125_fpga

    2下载:
  2. Altera公司的Arria II GX系列的原理图和pcb文件,注意,是capture及pdf格式的原理图和allegro格式的PCB文件,稍微修改修改就可以用在您的设计中,让fpga的硬件设计变得简单和高效。- Arria II GX FPGA Development Schematic(caputure and pdf format) and PCB file,very useful for fpga design,let fpga hardware design become easy
  3. 所属分类:VHDL编程

    • 发布日期:2013-02-28
    • 文件大小:6.54mb
    • 提供者:yang jinlin
  1. VHDL

    2下载:
  2. 带有CDR和曼彻斯特编解码的串行接口,代码编译仿真成功过-Control Link Serial Interface with Manchester and CDR
  3. 所属分类:VHDL编程

    • 发布日期:2017-04-07
    • 文件大小:13.44kb
    • 提供者:chengjw
  1. Phase1111_Tracking

    2下载:
  2. 使用Verilog编写的相位跟踪器,可以有效解决锁相环中的相位跟踪问题,ISE12.2下编译通过-Written in Verilog phase tracker can effectively resolve the PLL phase tracking, ISE12.2 compiled by
  3. 所属分类:VHDL编程

    • 发布日期:2017-05-07
    • 文件大小:326.91kb
    • 提供者:洪依
  1. Timing1111_Symcronization

    2下载:
  2. 使用Verilog编写的时间同步模块,解决位同步问题,ISE12.2下编译通过-Time synchronization module written in Verilog, bit synchronization issues under ISE12.2 compiled by
  3. 所属分类:VHDL编程

    • 发布日期:2017-05-07
    • 文件大小:252.18kb
    • 提供者:洪依
  1. tdc-gp21-spi

    2下载:
  2. spi通信,tdc-gp21的spi通信程序-spi communication, tdc-gp21 spi communication program
  3. 所属分类:VHDL编程

    • 发布日期:2013-05-08
    • 文件大小:4.92kb
    • 提供者:liu zhi
  1. ingress

    2下载:
  2. Verilog 实现1588协议的报文解析功能-Verilog 1588 packet analysis function
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-16
    • 文件大小:30.6kb
    • 提供者:Arnold
  1. PipelineSim

    2下载:
  2. 一个计算机原理课程设计的作业,5级流水线CPU,指令集到代码均为自己设计,有最终报告文档,组建说明,并行除法,16位字长,定长指令,Verilog源代码,顶层设计图。结构简单,冲突解决方式也很简单,代码量小。-A computer theory course design work, five pipelined CPU, instruction set to the code are design, the final report documents the formation of par
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2015-11-23
    • 文件大小:67kb
    • 提供者:zzh
  1. lms

    2下载:
  2. 文件中为lms算法的ise工程,其中包含了lms算法的fpga实现的verilog程序以及testbench,很好的在FPGA上实现了lms算法,还有一些调试程序的总结-Ise project file for lms algorithm, which contains the lms algorithm fpga verilog program to achieve and testbench good lms algorithm implemented on FPGA debugger su
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-12
    • 文件大小:2.68mb
    • 提供者:黄远望
  1. dds-5

    2下载:
  2. 基于FPGA cyclone III EP3C16F484C6的dds正弦波发生器,频率可调-the dds sine wave generator based on the FPGA cyclone III EP3C16F484C6 , frequency adjustable
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-09
    • 文件大小:483.34kb
    • 提供者:陈诗雨
  1. EtherCAT_IPCore_Altera

    2下载:
  2. EtherCAT 从站控制器芯片ET1800及其IP_core应用-EtherCAT Slave Controller IP Core for Altera FPGAs
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2016-08-22
    • 文件大小:3.78mb
    • 提供者:wanwei
  1. Tutorials

    2下载:
  2. Mentor graphics FPGA设计软件DK design suite PDK tutorial,该软件是基于high level synthesis,使用handle c设计。-Mentor graphics FPGA design software DK design suite PDKs the tutorial, the software is based on high level synthesis, using the handle c design.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2015-12-24
    • 文件大小:109kb
    • 提供者:xj
« 1 2 ... .67 .68 .69 .70 .71 4272.73 .74 .75 .76 .77 ... 4323 »
搜珍网 www.dssz.com