资源列表
dpramcore
- 基于altera fpga的dpram ipcore 设计,包含整个工程和modelsim仿真文件。读写地址及读写使能是通过数据产生模块来产生。-Altera fpga dpram ipcore design, including engineering and modelsim simulation file. Read and write address and read and write is through the data module.
ramipcore
- 使用vhdl 语言在fpga环境下实现ram ip core-Environment in fpga vhdl language used to achieve ram ip core
jesd204_0_ex
- jesd204b接收部分程序和带仿真历程(Jesd204b receiving part program and simulation process)
fft
- 一个fft算法的应用,对于初学者对于FFT算法的应用有了很大的帮助-The application of a fft algorithm, FFT algorithm for the application for beginners has been a great help
gobang
- 一个用verilog实现的五子棋程序,用在fpga上,连接显示器,可选择与电脑对战或是双人对战,按wsad控制方向,回车控制落子,程序会自动判断输赢并显示结果-A 331 procedures implemented by verilog, used in fpga, connect the monitor, you can choose to play against the computer or a double play, press wsad control the direction
verilog
- 第1章 EDA设计与Verilog HDL语言概述 第2章 Verilog HDL基础与开发平台操作指南 第3章 Verilog HDL程序结构 第4章 VERILOG HDL语言基本要素 第5章 面向综合的行为描述语句 第6章 面向验证和仿真的行为描述语句 第7章 系统任务和编译预处理语句 第8章 VERILOG HDL可综合设计的难点解析 第9章 高级逻辑设计思想与代码风格 第10章 可综合状态机开发实例 第11章 常用逻辑的VERILOG HDL实现
async_fifo_prj
- Verilog语言写的异步fifo,包含随机数产生电路和testbentch,直接可用于实际工程中。代码为华为内部代码。相信你会喜欢。-Verilog language used to write asynchronous fifo, including random number generation circuit and testbentch, can be used directly in the actual project. Code for Huawei internal code
verilog
- 一个很好的关于verilog的PPT 第1章 EDA设计与Verilog HDL语言概述 第2章 Verilog HDL基础与开发平台操作指南 第3章 Verilog HDL程序结构 第4章 VERILOG HDL语言基本要素 第5章 面向综合的行为描述语句 第6章 面向验证和仿真的行为描述语句 第7章 系统任务和编译预处理语句 第8章 VERILOG HDL可综合设计的难点解析 第9章 高级逻辑设计思想与代码风格 第10章 可综合状态机开发实例 第1
MY_CAMARA_3_18_FIFO
- 基于QUARTUS集成环境开发的IP核,能够读取数据,并将其显示在数码管上-the IP core of fpga,can be used in embedded device
Uart_Gray_Display
- Uart_Gray_Display---- 基于fpga的图像处理(Uart_Gray_Display---- based on image processing FPGA)
FPGA-based-image-median-filtering
- 基于FPGA的图像中值滤波,在xilinx的FPGA上实现了算法,采用matlab的算法最终通过了验证。-FPGA-based image median filtering on xilinx FPGA implementation of the algorithm, using matlab algorithm finally passed validation.
INT
- 基于FPGA的nios ii嵌入式中断应用开发程序,仅供参考学习使用,谢谢。-NIOS based on the II FPGA embedded interrupt application development process, only for reference learning to use, thank you.