CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 源码下载 嵌入式/单片机编程 VHDL编程

资源列表

« 1 2 ... .77 .78 .79 .80 .81 182.83 .84 .85 .86 .87 ... 4323 »
  1. Zircon_Digital

    0下载:
  2. 多选一多路器,三人表决器,触发器,RS寄存器(Choose a road, three people vote, trigger, RS register)
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2017-12-28
    • 文件大小:25.61mb
    • 提供者:何名一
  1. MICROCHIP程序实例-debounce按键消抖

    0下载:
  2. MICROCHIP程序实例-debounce按键消抖(Microchip Program instance-debounce button Shake)
  3. 所属分类:VHDL/FPGA/Verilog

  1. sequence_detector(6-state)

    0下载:
  2. 将《Verilog数字系统设计教程》(夏宇闻)一书中第15章的源代码进行了改进,由原来的8状态精简到6状态,同样可以实现要求的功能,对于重叠出现的特定序列也可以检测到。(The source code of Chapter 15 of the Verilog Digital System Design Tutorial (Xia Yuwen) has been improved from the original 8 state to the 6 state, and the required
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2017-12-29
    • 文件大小:1kb
    • 提供者:digital_wang
  1. unsigned_array_multiplier

    0下载:
  2. 4X4位的无符号型阵列乘法器,可以提高乘法的运算速度(4X4 bit unsigned array multiplier, can increase the multiplication of the operation speed)
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2017-12-29
    • 文件大小:1kb
    • 提供者:digital_wang
  1. original_code_multiplier

    0下载:
  2. 16位原码乘法器,附带测试程序,实现两个16位的乘数相乘。(16-bit original code multiplier with test program)
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2017-12-26
    • 文件大小:1kb
    • 提供者:digital_wang
  1. AD9883 iic_v1.0_for_sim

    0下载:
  2. 程序用于配置AD9883芯片寄存器,采用iic协议。 FEATURES Industrial Temperature Range Operation 140 MSPS Maximum Conversion Rate 300 MHz Analog Bandwidth 0.5 V to 1.0 V Analog Input Range 500 ps p-p PLL Clock Jitter at 110 MSPS 3.3 V Power Supply Full Sync Proces
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2017-12-26
    • 文件大小:4.71mb
    • 提供者:kilyc
  1. odd_even_check

    0下载:
  2. 用于检查数据的正确性。具体而言,在发送端,通过增加校验位,使有效数据位和校验位组成数据校验码;在接收端,根据接收的数据校验码判断数据的正确性。(For correcting the correctness of the data. Specifically, at the transmitting end, the valid data bits and the parity bits are added to the data check code by adding the parity b
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2017-12-18
    • 文件大小:1kb
    • 提供者:digital_wang
  1. 26_sdram_ov5640_vga_gray

    0下载:
  2. 完成图像的实时采集与vga显示功能,摄像头为ov7670系列,开发板为黑金AX01系列(Complete the real-time image acquisition and VGA display function, the camera for the ov7670 series, the development board for the black gold AX01 series)
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2017-12-25
    • 文件大小:7.62mb
    • 提供者:凯子哥kevin
  1. iedcb

    0下载:
  2. SNR largest independent component analysis algorithm, Accuracy can reach 98%, Using MATLAB dynamic clustering or iterative self-organizing data analysis.
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2017-12-19
    • 文件大小:8kb
    • 提供者:fentanhen
  1. fkrbk

    0下载:
  2. A complete set of brothers, GPS and INS navigation program, Including compression ratio, image restoration computing uptime and peak signal to noise ratio.
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2017-12-26
    • 文件大小:8kb
    • 提供者:fentanhen
  1. tang_ip61

    0下载:
  2. The received signal is given eye and BER simulation systems, In the MATLAB image texture feature, Contains a common array signal processing algorithm.
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2017-12-25
    • 文件大小:8kb
    • 提供者:nengqeisui
  1. kipcd

    0下载:
  2. Calculate the maximum eigenvalue judgment matrix of AHP, Future line prediction, error analysis, Fractal dimension calculation algorithm matlab code blankets.
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2017-12-29
    • 文件大小:8kb
    • 提供者:beifentuiben
« 1 2 ... .77 .78 .79 .80 .81 182.83 .84 .85 .86 .87 ... 4323 »
搜珍网 www.dssz.com