资源列表
基2的快速傅里叶变换
- 基2的快速傅里叶变换,可定制位宽和点数的基2的FFT变换模块
ac620_calculator_key_board
- 基于Verilog编写的计算器,使用矩阵键盘输入数据,使用数码管显示运算过程和结果,基于小梅哥AC620开发板验证通过(The calculator based on Verilog uses matrix keyboard to input data and digital tube to display the operation process and results. The development board based on little mac620 passed the veri
FPGA实现Jpeg压缩,和视频采集程序
- FPGA实现Jpeg压缩,和视频采集程序(Zynq - Main - register access Mio)
基于FPGA的多路同步脉冲发生器设计1
- 采用FPGA(现场可编程门序列)编写VHDL语言设计多路同步脉冲发生器,对信号进行分频处理,实现四路信号相位相差T/16和T/8的延迟相位输出,实现的四路脉冲与传统的脉冲同步器不同,它具有高集成度,高通用性,容易调整和高可靠性等特点。(Using FPGA (field programmable gate sequence) to write VHDL language to design multi-channel synchronous pulse generator, to divide
vivado2018+IPs
- Xilinx Vivado 2018 License File
DDR2_SDRAM操作时序
- DDR2_SDRAM操作时序,介绍的很详细,不错(DDR2? SDRAM operation sequence, very detailed introduction, very good)
AD转换VHDL
- 控制ADC0809芯片的AD转换功能的VHDL程序
QuartusII原理图输入法设计VHDL组合逻辑电路设计VHDL时序逻辑电路设计
- QuartusII原理图输入法设计VHDL组合逻辑电路设计VHDL时序逻辑电路设计三个实验
verilog实例 [43项]
- 一些采用verilog描述的数字功能模块,有常见的同步异步FIFO,RAM等模块,适合新手学习(Some digital function modules described by Verilog, such as synchronous asynchronous FIFO and ram, are suitable for novice learning)
TMP75读写
- TMP75的读写代码,包括时钟控制、读数据和配置。
应变解调
- 实现光纤中的一维应变解调的基于labview的算法程序。
SPI_UVM_VIP
- SPI协议的芯片验证VIP,用UVM搭建平台验证代码(Chip verification VIP of SPI protocol, build platform verification code with UVM)