CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 源码下载 嵌入式/单片机编程 VHDL编程

资源列表

« 1 2 ... .85 .86 .87 .88 .89 4190.91 .92 .93 .94 .95 ... 4322 »
  1. ad_7266_32_v1_00_a

    0下载:
  2. AD7266的Verilog驱动程序,已仿真通过,可直接在EDK下使用.
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:394116
    • 提供者:刘庆强
  1. FFTBasedOnFPGALanguage

    0下载:
  2. 此程序用通过PFGA用VHDL语言实现了傅立叶变换,希望对大家有用
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:615628
    • 提供者:周健
  1. Sintab_Altera

    0下载:
  2. 在利用Verilog在FPGA平台上输出正弦波,实现芯片为Cyclone II 484C8,有管脚分配
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:504427
    • 提供者:helei_zju
  1. BRAM2DRAM

    0下载:
  2. FPGA内嵌的BRAM资源很少,此代码为DRAM代码风格,可以极大程度上减少FPGA内嵌资源的消耗。txt文档中含源代码,直接粘成vhdl即可
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:2104
    • 提供者:苗苗
  1. LED

    0下载:
  2. 基于alteraCPLD芯片的VHDL点阵滚动显示源代码
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:109060
    • 提供者:林晋阳
  1. sc

    1下载:
  2. 用verilog编写的乒乓球游戏,内带ps2,VGA驱动,下载到spantan3开发板上即可使用(原创)
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:460686
    • 提供者:frank
  1. fir

    0下载:
  2. 完成一个FIR数字滤波器的设计。要求: 1、 基于直接型和分布式两种算法。 2、 输入数据宽度为8位,输出数据宽度为16位。 3、 滤波器的阶数为16阶,抽头系数分别为h[0]=h[15]=0000,h[1]=h[14]=0065,h[2]=h[13]=018F,h[3]=h[12]=035A,h[4]=h[11]=0579,h[5]=h[10]=078E,h[6]=h[9]=0935,h[7]=h[8]=0A1F。
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:5131
    • 提供者:xl
  1. src

    0下载:
  2. 一个SDH中最基本传输模块STM-1的帧头检测器,verilog编程实现
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:3112
    • 提供者:xl
  1. code

    0下载:
  2. 设计一个可编程间隔定时器,完成8253的功能,实现以下几点要求: 1、 含有3个独立的16位计数器,能够进行3个16位的独立计数。 2、 每一种计数器具有六种工作模式。 3、 能进行二进制/十进制减法计数。 4、 可作定时器或计数器。
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:6478
    • 提供者:于心亮
  1. VHDL142545767i9y79

    0下载:
  2. 一些例子程序需要的话可以下来看看新手推荐
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:32604
    • 提供者:likun
  1. yejing

    0下载:
  2. Xilinx CPLD源代码,使用XC9500系列CPLD,驱动液晶
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:71731
    • 提供者:winnet
  1. bbb

    0下载:
  2. AVS运动补偿电路的VLSI设计与实现 提出了一种基于AVS标准的高效的运动补偿电路硬件结构,该设计采用了8 X 8块级流 水线操作,运动矢量归一化处理和插值滤波器组保证了流水线的高效运行以及硬件资源的最优 利用。采用Verilog语言完成了VLSI设计,并通过EDA软件给出仿真和综合结果。
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:216469
    • 提供者:sss
« 1 2 ... .85 .86 .87 .88 .89 4190.91 .92 .93 .94 .95 ... 4322 »
搜珍网 www.dssz.com