资源列表
CPU
- 使用verilog作为CPU设计语言实现单数据通路五级流水线的CPU。具有32个通用寄存器、一个程序计数器PC、一个标志寄存器FLAG,一个堆栈寄存器STACK。存储器寻址粒度为字节。数据存储以32位字对准。采用32位定长指令格式,采用Load/Store结构,ALU指令采用三地址格式。支持有符号和无符号整数加、减、乘、除运算,并支持浮点数加、减、乘、除四种运算,支持与、或、异或、非4种逻辑运算,支持逻辑左移、逻辑右移、算术右移、循环右移4种移位运算,支持Load/Store操作,支持地址/立即
ante
- 智能天线自适应LMS算法,假设具有4个天线阵元。
rece_7E
- HDLC控制接收数据开始标志7E和去零模块,用于FPGA与E1相接,Verilog HDL语言编写
passlock
- 基于FPGA的电子密码锁的设计,内有Verilog HDL源码和各仿真图像
异步FIFO的VERILOG实现(格雷码)
- 使用格雷码实现异步FIFO
fpga设计实用教程
- 关于xilinx fpga设计的一个全方位教程。电子版,方便阅读和使用。省去了买书的价格。
若干74HCxxx的Verilog源码。
- 包括:74HC85、74HC138、74HC161、74HC151、74HC373 74HC4017、74HC238、74HC194等器件的Verilog编码实现。为.V文件,也可直接用记事本等打开。
FPGA-verilog-交通灯
- 采用verilog编写的代码,用FPGA实现交通灯控制,包含有数码管显示控制,倒计时控制,状态机等,是练习Verilog代码编写的一个很好的实例!
SDRAM verilog
- 基本包涵主流SDRAM控制器 verilog语言
AES加密的VHDL源码
- 用VHDL语言实现的AES加密算法的源代码,已经在硬件上下载运行实现了。
无线通信FPGA设计[田耘等编著][程序源代码Verilog]
- 无线通信FPGA设计[田耘等编著][程序源代码Verilog]